高效率实现SMS4算法的加解密处理设备

    公开(公告)号:CN1905437A

    公开(公告)日:2007-01-31

    申请号:CN200610104430.3

    申请日:2006-07-31

    CPC classification number: H04L9/0625 H04L2209/80

    Abstract: 一种高效率实现SMS4算法的加解密处理设备,其数据寄存部件的输出接数据转换部件,常数阵列存储部件接数据寄存部件输入端,触发时钟接数据寄存部件的触发端。数据寄存部件和数据转换部件可采用相应的二个或四个构成。外部寄存数据接入首数据寄存部件,其输出接入首数据转换部件;首数据转换部件输出接入下一数据寄存部件,其输出接下一数据转换部件……如此依次连接各数据寄存部件和数据转换部件。四个数据转换部件重复7次转换处理,二个数据转换部件重复15次转换处理,由此得加解密数据处理结果。本发明解决了背景技术中数据转换处理的循环次数多、加密效率低的技术问题,其可优化芯片信号的完整性,使设备成本低,抗干扰性强。

    一种实现SMS4加解密算法的设备

    公开(公告)号:CN100525183C

    公开(公告)日:2009-08-05

    申请号:CN200610042608.6

    申请日:2006-03-31

    CPC classification number: H04L9/0625 H04L2209/80

    Abstract: 一种实现SMS4加解密算法的设备,主要包括:寄存外部数据及上一次数据转换处理结果的数据寄存部件,输入端接于数据寄存部件输出端、输出端接入数据寄存部件的输入端的数据转换部件,输出端接入数据转换部件输入端的常数阵列存储部件。数据转换部件由依次串接的至少二个数据转换部件构成,常数阵列存储部件的输出端分别与各数据转换部件的输入端相接。本发明解决了背景技术中数据转换处理的循环次数多,加解密效率低的技术问题。采用本发明设计集成电路,可使芯片信号的完整性大大优化,产品易于实现,成本低。系统中的干扰也会大幅度降低。

    一种实现SMS4加解密算法的设备

    公开(公告)号:CN1983925A

    公开(公告)日:2007-06-20

    申请号:CN200610042608.6

    申请日:2006-03-31

    CPC classification number: H04L9/0625 H04L2209/80

    Abstract: 一种实现SMS4加解密算法的设备,主要包括:寄存外部数据及上一次数据转换处理结果的数据寄存部件,输入端接于数据寄存部件输出端、输出端接入数据寄存部件的输入端的数据转换部件,输出端接入数据转换部件输入端的常数阵列存储部件。数据转换部件由依次串接的至少二个数据转换部件构成,常数阵列存储部件的输出端分别与各数据转换部件的输入端相接。本发明解决了背景技术中数据转换处理的循环次数多,加解密效率低的技术问题。采用本发明设计集成电路,可使芯片信号的完整性大大优化,产品易于实现,成本低。系统中的干扰也会大幅度降低。

    高效率实现SMS4算法的加解密处理设备

    公开(公告)号:CN100389553C

    公开(公告)日:2008-05-21

    申请号:CN200610104430.3

    申请日:2006-07-31

    CPC classification number: H04L9/0625 H04L2209/80

    Abstract: 一种高效率实现SMS4算法的加解密处理设备,其数据寄存部件的输出接数据转换部件,常数阵列存储部件接数据寄存部件输入端,触发时钟接数据寄存部件的触发端。数据寄存部件和数据转换部件可采用相应的二个或四个构成。外部寄存数据接入首数据寄存部件,其输出接入首数据转换部件;首数据转换部件输出接入下一数据寄存部件,其输出接下一数据转换部件……如此依次连接各数据寄存部件和数据转换部件。四个数据转换部件重复7次转换处理,二个数据转换部件重复15次转换处理,由此得加解密数据处理结果。本发明解决了背景技术中数据转换处理的循环次数多、加密效率低的技术问题,其可优化芯片信号的完整性,使设备成本低,抗干扰性强。

    高效率实现SMS4算法的加解密处理方法

    公开(公告)号:CN100389554C

    公开(公告)日:2008-05-21

    申请号:CN200610104431.8

    申请日:2006-07-31

    CPC classification number: H04L9/0625 H04L2209/80

    Abstract: 一种高效率实现SMS4算法的加解密处理方法,其准备常数阵列后,将外部数据输入数据寄存部件,先进行首次数据转换处理,然后进行再次数据转换处理,最后重复再次数据转换处理过程,直至完成所有规定的数据转换处理过程,得到循环加解密数据处理结果。本发明解决了背景技术中数据转换处理的循环次数多,加密效率低的技术问题。本发明不仅简化了芯片设计,使芯片信号的完整性大大优化,而且可提高系统的抗干扰性,降低系统成本。

    高效率实现SMS4算法的加解密处理方法

    公开(公告)号:CN1905441A

    公开(公告)日:2007-01-31

    申请号:CN200610104431.8

    申请日:2006-07-31

    CPC classification number: H04L9/0625 H04L2209/80

    Abstract: 一种高效率实现SMS4算法的加解密处理方法,其准备常数阵列后,将外部数据输入数据寄存部件,先进行首次数据转换处理,然后进行再次数据转换处理,最后重复再次数据转换处理过程,直至完成所有规定的数据转换处理过程,得到循环加解密数据处理结果。本发明解决了背景技术中数据转换处理的循环次数多,加密效率低的技术问题。本发明不仅简化了芯片设计,使芯片信号的完整性大大优化,而且可提高系统的抗干扰性,降低系统成本。

Patent Agency Ranking