星载数字波束形成网络接收通道幅相误差校准系统及方法

    公开(公告)号:CN102769601B

    公开(公告)日:2015-02-11

    申请号:CN201210211472.2

    申请日:2012-06-18

    Abstract: 本发明公开了星载数字波束形成网络接收通道幅相误差校准系统及方法,包括校准信号产生模块、校准信号发射模块、接收通道及校准接口模块、和校准算法执行模块,所述校准算法执行模块包括幅相误差估计器和校准因子产生器;校准信号产生模块包括正交伪随机码组产生器和BPSK调制器;校准信号发射模块包括数字上变频器、DA变换器、模拟上变频器、和校准馈源;校准信号产生模块与校准信号发射模块相连;校准算法执行模块与接收通道及校准接口模块相连。本发明的校准系统和方法实时性强、精度高、稳定度高,能够节省星上资源。

    一种数字分路系统
    2.
    发明授权

    公开(公告)号:CN102510325B

    公开(公告)日:2014-04-02

    申请号:CN201110291303.X

    申请日:2011-09-29

    Abstract: 一种数字分路系统包括输入信号分区缓存模块、循环读写控制模块、循环判决调序模块、加权乘法器模块、时序同步模块、多级叠接-相加模块、分布式滤波器模块、位序排列计算模块、乒乓缓存模块、顺序FFT模块和抽点输出缓存模块。该系统在数字分路中利用循环判决方式进行了加权叠接操作,整个过程时钟控制并且利用了循环判决结构,输出部分用顺序FFT处理和频分抽点输出,设计使得时序增强,耗费资源更少,信号处理更为流畅。

    星载数字波束形成网络接收通道幅相误差校准系统及方法

    公开(公告)号:CN102769601A

    公开(公告)日:2012-11-07

    申请号:CN201210211472.2

    申请日:2012-06-18

    Abstract: 本发明公开了星载数字波束形成网络接收通道幅相误差校准系统及方法,包括校准信号产生模块、校准信号发射模块、接收通道及校准接口模块、和校准算法执行模块,所述校准算法执行模块包括幅相误差估计器和校准因子产生器;校准信号产生模块包括正交伪随机码组产生器和BPSK调制器;校准信号发射模块包括数字上变频器、DA变换器、模拟上变频器、和校准馈源;校准信号产生模块与校准信号发射模块相连;校准算法执行模块与接收通道及校准接口模块相连。本发明的校准系统和方法实时性强、精度高、稳定度高,能够节省星上资源。

    一种星载DBF发射通道幅相误差校准方法及校准系统

    公开(公告)号:CN102413082A

    公开(公告)日:2012-04-11

    申请号:CN201110214810.3

    申请日:2011-07-29

    Inventor: 汤琦 陈锐 王战强

    Abstract: 一种星载DBF发射通道幅相误差校准方法及校准系统包括两级校准方案,两级校准方案由输出Butler前端通道部分幅相校准和输出Butler后端通道部分幅相校准构成。首先,在输入Butler之后注入校准信号,在发射Butler的测试口耦合校准信号,实现混频器和功率放大器的校准;然后,注入校准信号方式不变,通过远场接收校准信号,实现滤波器和馈源阵的校准。本发明极大提高了幅相误差测量精度,可以应用于通信卫星、侦查卫星和导航卫星有效载荷,也可应用于地面雷达等技术领域。

    一种星载DBF发射通道幅相误差校准方法及校准系统

    公开(公告)号:CN102413082B

    公开(公告)日:2014-08-27

    申请号:CN201110214810.3

    申请日:2011-07-29

    Inventor: 汤琦 陈锐 王战强

    Abstract: 一种星载DBF发射通道幅相误差校准方法及校准系统包括两级校准方案,两级校准方案由输出Butler前端通道部分幅相校准和输出Butler后端通道部分幅相校准构成。首先,在输入Butler之后注入校准信号,在发射Butler的测试口耦合校准信号,实现混频器和功率放大器的校准;然后,注入校准信号方式不变,通过远场接收校准信号,实现滤波器和馈源阵的校准。本发明极大提高了幅相误差测量精度,可以应用于通信卫星、侦查卫星和导航卫星有效载荷,也可应用于地面雷达等技术领域。

    一种数字分路系统
    6.
    发明公开

    公开(公告)号:CN102510325A

    公开(公告)日:2012-06-20

    申请号:CN201110291303.X

    申请日:2011-09-29

    Abstract: 一种数字分路系统包括输入信号分区缓存模块、循环读写控制模块、循环判决调序模块、加权乘法器模块、时序同步模块、多级叠接-相加模块、分布式滤波器模块、位序排列计算模块、乒乓缓存模块、顺序FFT模块和抽点输出缓存模块。该系统在数字分路中利用循环判决方式进行了加权叠接操作,整个过程时钟控制并且利用了循环判决结构,输出部分用顺序FFT处理和频分抽点输出,设计使得时序增强,耗费资源更少,信号处理更为流畅。

    一种基于SRAM型FPGA配置、刷新一体化装置

    公开(公告)号:CN201549234U

    公开(公告)日:2010-08-11

    申请号:CN200920110357.X

    申请日:2009-07-23

    Abstract: 一种基于SRAM型FPGA配置、刷新一体化装置,包括PROM读写模块、FPGA配置刷新模块、控制模块和电源模块,控制模块分别与PROM读写模块和FPGA配置刷新模块数据线连接,PROM读写模块和FPGA配置刷新模块通过数据线连接,电源模块分别与PROM读写模块、FPGA配置刷新模块和控制模块连接为其他模块提供电源。本实用新型将PROM读写模块、FPGA配置刷新模块、控制模块集成在一个芯片上,FPGA配置刷新模块实现了配置、刷新一体化,把配置和刷新结合在一起,同时完成配置、刷新功能;本实用新型把配置数据和刷新数据分区存放,利用FPGA配置片选信号实现配置数据或刷新数据的选择、利用相同的接口时序实现配置或刷新数据的读写,简化了电路逻辑,提高了配置、刷新接口电路的可靠性。

Patent Agency Ranking