-
公开(公告)号:CN103412847B
公开(公告)日:2016-01-13
申请号:CN201310374495.X
申请日:2013-08-24
Applicant: 西安电子科技大学
IPC: G06F13/40
Abstract: 本发明公开了一种基于FPGA的USB转多路链路接口电路,主要解决现有单个USB不能与转换为多路链路接口的问题。它包括:USB数据转存单元(1)、下行数据读取单元(2)、下行数据解析单元(3)、N个下行先入先出存储器单元(4)、N个下行Link Port单元(5)、N个上行Link Port单元(6)、N个上行先入先出存储器单元(7)、上行数据写入单元(8)和状态机单元(9)。USB数据转存单元(1)提取USB数据,存入下行先入先出存储器单元(4),再由下行Link Port单元(5)将数据发送给ADSP;上行Link Port单元(6)提取Link Port数据,存储到上行先入先出存储器单元(7),再由USB数据转存单元(1)转换为USB数据。本发明具有结构简单、速度快的优点,可用于USB转多路链路接口。
-
公开(公告)号:CN103412847A
公开(公告)日:2013-11-27
申请号:CN201310374495.X
申请日:2013-08-24
Applicant: 西安电子科技大学
IPC: G06F13/40
Abstract: 本发明公开了一种基于FPGA的USB转多路链路接口电路,主要解决现有单个USB不能与转换为多路链路接口的问题。它包括:USB数据转存单元(1)、下行数据读取单元(2)、下行数据解析单元(3)、N个下行先入先出存储器单元(4)、N个下行Link Port单元(5)、N个上行Link Port单元(6)、N个上行先入先出存储器单元(7)、上行数据写入单元(8)和状态机单元(9)。USB数据转存单元(1)提取USB数据,存入下行先入先出存储器单元(4),再由下行Link Port单元(5)将数据发送给ADSP;上行Link Port单元(6)提取Link Port数据,存储到上行先入先出存储器单元(7),再由USB数据转存单元(1)转换为USB数据。本发明具有结构简单、速度快的优点,可用于USB转多路链路接口。
-