-
公开(公告)号:CN107171761B
公开(公告)日:2018-11-16
申请号:CN201710255509.4
申请日:2017-04-19
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种利用短波授时信号来校准本地时钟的方法,主要解决现有技术硬件复杂度高、抗噪声性能低的问题。其实现步骤为:1)接收的信号经采样后传给DSP芯片并与本地序列对应点相乘;2)将1)处理后的信号做傅里叶变换得到准信噪比;3)将对应位置的准信噪比叠加;4)通过叠加后最大准信噪比的位置推得信号的起点位置;5)从信号的起点位置取点做分段相关傅里叶变换确定收到信号的长度;6)根据信号的长度和信号的发播时间表确定具体时间并校准本地时钟。本发明仅利用了傅里叶变换算法,不需要对信号做复杂的滤波,大大降低了硬件复杂度,且具有较强的抗噪声性能,可用于短波电台同步建链时各个电台的时间同步。
-
公开(公告)号:CN107171761A
公开(公告)日:2017-09-15
申请号:CN201710255509.4
申请日:2017-04-19
Applicant: 西安电子科技大学
CPC classification number: H04J3/0635 , G04R20/20
Abstract: 本发明公开了一种利用短波授时信号来校准本地时钟的方法,主要解决现有技术硬件复杂度高、抗噪声性能低的问题。其实现步骤为:1)接收的信号经采样后传给DSP芯片并与本地序列对应点相乘;2)将1)处理后的信号做傅里叶变换得到准信噪比;3)将对应位置的准信噪比叠加;4)通过叠加后最大准信噪比的位置推得信号的起点位置;5)从信号的起点位置取点做分段相关傅里叶变换确定收到信号的长度;6)根据信号的长度和信号的发播时间表确定具体时间并校准本地时钟。本发明仅利用了傅里叶变换算法,不需要对信号做复杂的滤波,大大降低了硬件复杂度,且具有较强的抗噪声性能,可用于短波电台同步建链时各个电台的时间同步。
-