-
公开(公告)号:CN105812264B
公开(公告)日:2019-04-19
申请号:CN201610146421.4
申请日:2016-03-15
Applicant: 西安电子科技大学
IPC: H04L12/741 , H04L12/751
Abstract: 本发明公开了一种多路并行的MAC地址学习和地址查找装置及方法。其装置包括:接收调度模块、多路并行的查找表模块、学习结果轮询模块、同步更新表缓存器、更新模块、老化删除模块和地址选择模块;接收调度模块按顺序为数据分组添加时间标识,然后将分组发往多路并行的查找表模块,该模块并行的进行地址学习和地址查找,学习结果轮询模块依次接收各路学习结果,并将学习结果发给同步更新表缓存器,更新模块读取同步更新表项,并同时更新多路地址表,当更新模块不更新地址表时,地址选择模块选择连接老化删除模块,老化删除模块将老化的地址表清除掉。本发明提高了交换机的交换容量和工作效率,适用于高速大容量交换网络。
-
公开(公告)号:CN105959224A
公开(公告)日:2016-09-21
申请号:CN201610472130.4
申请日:2016-06-24
Applicant: 西安电子科技大学 , 中国电子科技集团公司第五十四研究所
IPC: H04L12/745
CPC classification number: H04L45/748
Abstract: 本发明公开了一种基于比特向量的高速路由查找装置及方法,主要解决现有路由查找方法数据结构与查找操作复杂,硬件实现困难,查找速度低的问题。其装置包括路由表编码模块、路由查找模块和优先编码器模块。其方法的步骤包括:将路由表中存放的所有路由表项按网络前缀长度降序排序;将路由表分割成多个路由表块;将路由表块转换为比特向量阵列存放在存储器中;从存储器中读出对应子地址中的比特向量按位相“与”;找出最长前缀匹配的路由表项。本发明具有数据结构与查找操作简单,易于硬件实现,查找速度高的优点。
-
公开(公告)号:CN106130930A
公开(公告)日:2016-11-16
申请号:CN201610473557.6
申请日:2016-06-24
Applicant: 西安电子科技大学 , 中国电子科技集团公司第五十四研究所
IPC: H04L12/865 , H04L12/861
CPC classification number: H04L47/6275 , H04L49/90
Abstract: 本发明公开一种数据帧预入队处理的装置及方法,其装置包括入队调度模块、总线控制模块、调度结果先入先出队列模块、入队结果先入先出队列模块、缓存分配模块、更新模块、缓存区模块。其方法实现思路为:入队调度模块向缓存分配模块预申请一个缓存地址,当数据帧到来时,总线控制模块将数据帧前64字节搬到缓存区模块中,搬移完成后,检测入队结果,若成功,将数据帧剩余部分搬进缓存区模块,更新模块更新优先级队列计数寄存器;若失败,则丢弃数据帧剩余部分。本发明提高数据帧入队处理速度,数据总线利用率。
-
公开(公告)号:CN105812264A
公开(公告)日:2016-07-27
申请号:CN201610146421.4
申请日:2016-03-15
Applicant: 西安电子科技大学
IPC: H04L12/741 , H04L12/751
CPC classification number: H04L45/745 , H04L45/02
Abstract: 本发明公开了一种多路并行的MAC地址学习和地址查找装置及方法。其装置包括:接收调度模块、多路并行的查找表模块、学习结果轮询模块、同步更新表缓存器、更新模块、老化删除模块和地址选择模块;接收调度模块按顺序为数据分组添加时间标识,然后将分组发往多路并行的查找表模块,该模块并行的进行地址学习和地址查找,学习结果轮询模块依次接收各路学习结果,并将学习结果发给同步更新表缓存器,更新模块读取同步更新表项,并同时更新多路地址表,当更新模块不更新地址表时,地址选择模块选择连接老化删除模块,老化删除模块将老化的地址表清除掉。本发明提高了交换机的交换容量和工作效率,适用于高速大容量交换网络。
-
公开(公告)号:CN106130930B
公开(公告)日:2019-04-19
申请号:CN201610473557.6
申请日:2016-06-24
Applicant: 西安电子科技大学 , 中国电子科技集团公司第五十四研究所
IPC: H04L12/865 , H04L12/861
Abstract: 本发明公开一种数据帧预入队处理的装置及方法,其装置包括入队调度模块、总线控制模块、调度结果先入先出队列模块、入队结果先入先出队列模块、缓存分配模块、更新模块、缓存区模块。其方法实现思路为:入队调度模块向缓存分配模块预申请一个缓存地址,当数据帧到来时,总线控制模块将数据帧前64字节搬到缓存区模块中,搬移完成后,检测入队结果,若成功,将数据帧剩余部分搬进缓存区模块,更新模块更新优先级队列计数寄存器;若失败,则丢弃数据帧剩余部分。本发明提高数据帧入队处理速度,数据总线利用率。
-
公开(公告)号:CN105959224B
公开(公告)日:2019-01-15
申请号:CN201610472130.4
申请日:2016-06-24
Applicant: 西安电子科技大学 , 中国电子科技集团公司第五十四研究所
IPC: H04L12/745
Abstract: 本发明公开了一种基于比特向量的高速路由查找装置及方法,主要解决现有路由查找方法数据结构与查找操作复杂,硬件实现困难,查找速度低的问题。其装置包括路由表编码模块、路由查找模块和优先编码器模块。其方法的步骤包括:将路由表中存放的所有路由表项按网络前缀长度降序排序;将路由表分割成多个路由表块;将路由表块转换为比特向量阵列存放在存储器中;从存储器中读出对应子地址中的比特向量按位相“与”;找出最长前缀匹配的路由表项。本发明具有数据结构与查找操作简单,易于硬件实现,查找速度高的优点。
-
-
-
-
-