-
公开(公告)号:CN118859120A
公开(公告)日:2024-10-29
申请号:CN202410890434.7
申请日:2024-07-04
Applicant: 西安电子工程研究所
Abstract: 本发明公开了一种基于FPGA动态队列实现多波束、多数据率频域脉冲压缩的方法。其中,该方法包括:获取FPGA中的原始波束数据,对原始波束数据进行预处理和解析,得到初始波束数据,其中,原始波束数据为多波束、多数据率数据;对初始波束数据进行一级重排,得到重排后的一级波束重排数据。本发明解决了在多波束、多数据率的场景下,利用FPGA内部BRAM资源对多波束、多数据率的数据进行缓存,再在合适的时机进行数据一级重排,重排完成后进行脉压,这种方式导致FPGA缓存资源不足和处理延时高的技术问题。
-
公开(公告)号:CN117640270A
公开(公告)日:2024-03-01
申请号:CN202311492507.9
申请日:2023-11-09
Applicant: 西安电子工程研究所
IPC: H04L12/18 , H04L1/00 , H04L69/164
Abstract: 本发明涉及一种基于FPGA的千兆网组播发送大包数据的方法,属于雷达系统千兆网数据传输领域。用于解决部分项目采用DSP、CPU等国产化芯片适配国产化操作系统进行网络发送大包数据时存在偶尔丢包的问题。FPGA网络组播发送大包数据,无需运行操作系统,用户首先对大包数据进行拆分成多个小包,并对每个小包应用层数据逐层添加UDP首部、IP首部、以太网首部组建网络的传输层、网络层、数据链路层数据,做到层层可控,同时对每包数据的发送时刻可以做到灵活控制,最后借助FPGA内部硬核TEMAC,将最终的网络数据发送到物理层。采用FPGA组播发送大包数据,对于网络传输的可靠性和有效性都有保证。
-
公开(公告)号:CN222927034U
公开(公告)日:2025-05-30
申请号:CN202422046669.6
申请日:2024-08-22
Applicant: 西安电子工程研究所
Abstract: 本申请属于数据处理与存储技术领域。本申请提供一种雷达数据处理存储系统。该系统包括:CPU芯片、FPGA芯片、PCIE桥片、存储阵列、CPLD芯片和VPX连接器。本公开实施例CPU芯片与FPGA芯片通信连接,用于配置管理FPGA芯片;CPU芯片、FPGA芯片、存储阵列、VPX连接器均与PCIE桥片通信连接;FPGA芯片配有DDR3缓存芯片、CPU芯片配有DDR4缓存芯片;CPLD芯片完成整板上电和复位时序的实现,以完成对整板电源的监控;FPGA芯片通过12路收发光模块和VPX连接器接收高速数据并进行数据处理,处理后的数据在CPU芯片的管理和PCIE桥片的控制下按顺序传输至存储阵列。
-
-