一种在信道模拟器中进行高速插值的方法及系统

    公开(公告)号:CN115664597B

    公开(公告)日:2024-10-29

    申请号:CN202211326759.X

    申请日:2022-10-25

    Abstract: 本发明公开了一种在信道模拟器中进行高速插值的方法及系统,属于无线通信技术领域。基于半带滤波器,对传统的半带滤波器通过转化成二项式结构并应用Pascal三角形,将其改进为无乘法器的半带滤波器,并通过半带滤波器的级联实现二的幂次方倍速率的插值滤波,使其可以进行二的幂次方倍速率的插值的同时还不消耗乘法器。本发明相较于其他在FPGA上部署插值滤波的方案创新点在于,通过改造半带滤波器,完美的克服了传统插值滤波所带来的通带不平坦的弊端且继承了传统方案不消耗乘法器的优点。因此,本发明提供的高速插值方法,既不消耗FPGA的乘法器资源又可以克服通带不平坦的问题,使得不用再在传统的插值滤波方法之间取舍。

    一种在信道模拟器中进行高速插值的方法及系统

    公开(公告)号:CN115664597A

    公开(公告)日:2023-01-31

    申请号:CN202211326759.X

    申请日:2022-10-25

    Abstract: 本发明公开了一种在信道模拟器中进行高速插值的方法及系统,属于无线通信技术领域。基于半带滤波器,对传统的半带滤波器通过转化成二项式结构并应用Pascal三角形,将其改进为无乘法器的半带滤波器,并通过半带滤波器的级联实现二的幂次方倍速率的插值滤波,使其可以进行二的幂次方倍速率的插值的同时还不消耗乘法器。本发明相较于其他在FPGA上部署插值滤波的方案创新点在于,通过改造半带滤波器,完美的克服了传统插值滤波所带来的通带不平坦的弊端且继承了传统方案不消耗乘法器的优点。因此,本发明提供的高速插值方法,既不消耗FPGA的乘法器资源又可以克服通带不平坦的问题,使得不用再在传统的插值滤波方法之间取舍。

Patent Agency Ranking