-
公开(公告)号:CN1455565A
公开(公告)日:2003-11-12
申请号:CN03117474.4
申请日:2003-03-17
Applicant: 西南交通大学
Abstract: 本发明公布了一种用于数字通信差错控制的基于分块处理的并行Turbo编译码方法。在本发明中,通过增加分块拆分处理模块、分块合并处理模块和使用带归零处理的分块编码模块,编码端可以在进行信息元分块编码处理的同时,设定并行编码各个编码分块的起始和终止状态;通过增加分块拆分处理模块、分块合并处理模块以及在两个分量译码中采用针对分块编码的多个软输入软输出译码模块所构成的译码单元,解码端支持Turbo码的高速并行分块译码;由于每个编码分块的前向状态和后向状态的初值均被设定为零状态,基于分块处理的并行编译码方法能在保证Turbo译码可靠性的同时,大幅度地降低Turbo码的译码延时。
-
公开(公告)号:CN100364301C
公开(公告)日:2008-01-23
申请号:CN03117474.4
申请日:2003-03-17
Applicant: 西南交通大学
Abstract: 本发明公布了一种用于数字通信差错控制的基于分块处理的并行Turbo编译码方法。在本发明中,通过增加分块拆分处理模块、分块合并处理模块和使用带归零处理的分块编码模块,编码端可以在进行信息元分块编码处理的同时,设定并行编码各个编码分块的起始和终止状态;通过增加分块拆分处理模块、分块合并处理模块以及在两个分量译码中采用针对分块编码的多个软输入软输出译码模块所构成的译码单元,解码端支持Turbo码的高速并行分块译码;由于每个编码分块的前向状态和后向状态的初值均被设定为零状态,基于分块处理的并行编译码方法能在保证Turbo译码可靠性的同时,大幅度地降低Turbo码的译码延时。
-