-
公开(公告)号:CN119379525A
公开(公告)日:2025-01-28
申请号:CN202311694501.X
申请日:2023-12-11
Applicant: 英特尔公司
Inventor: S·帕尔 , 陈佳升 , K·赫德 , J·E·帕拉奥索里奥 , C·斯潘塞 , 路奎元 , P·K·戈尔康达 , 付方文 , W·熊 , H·李 , J·瓦莱里奥 , M·斯瓦米纳坦 , N·墨菲 , 穆帅 , C·吉布森 , 程步奇
IPC: G06T1/20 , G06T1/60 , G06F15/78 , G06N3/044 , G06N3/0464 , G06N3/0499 , G06N3/08 , G06N20/00
Abstract: 本公开涉及经由整数单元的浮点转换。本文描述的是图形处理器,其包括存储器接口和与存储器接口耦合的图形处理集群。图形处理集群包括多通道并行浮点单元和多通道并行整数单元。多通道并行整数单元包括:整数管线,其包括被配置用于对多个输入数据元素执行整数计算操作的多个并行整数逻辑单元;以及格式转换管线,其包括被多个并行格式转换单元,多个并行格式转换单元被配置用于将多个输入数据元素从多个数据类型格式中的第一数据类型格式转换成多个数据类型格式中的第二数据类型格式,多个数据类型格式包括整数格式和浮点格式。
-
公开(公告)号:CN119379526A
公开(公告)日:2025-01-28
申请号:CN202311851872.4
申请日:2023-12-29
Applicant: 英特尔公司
Inventor: 陈佳升 , S·帕尔 , K·赫德 , J·E·P·奥索里奥 , C·斯宾塞 , T·纳卡伽瓦 , 路奎元 , P·K·戈尔康达 , J·瓦莱里奥 , M·斯瓦米纳坦 , N·墨菲 , C·吉布森 , L-A·唐 , F·付 , K·陈 , B·程
Abstract: 提供了经由每通道多个乘法器的32比特通道对齐的整数乘法。本文描述了一种图形处理器,其包括指令缓存和与指令缓存耦合的多个处理元件。所述多个处理元件包括被配置为提供整数管线以执行指令来对整数数据元素执行操作的功能单元。所述整数管线包括第一乘法器和第二乘法器,第一乘法器和第二乘法器被配置为针对单个指令执行操作。
-