过孔的布局方法
    1.
    发明授权

    公开(公告)号:CN101528003B

    公开(公告)日:2012-05-09

    申请号:CN200810081759.1

    申请日:2008-03-06

    发明人: 梁磊 范文纲

    IPC分类号: H05K3/00 G06F17/50

    摘要: 本发明提供一种过孔的布局方法,其包括提供组合型过孔,此组合型过孔包括过孔与参考过孔。若要连结第一层的第一导线与第二层的第二导线,先判断第一导线与第二导线是否为高速信号线。当第一导线与第二导线为高速信号线,则配置上述的组合型过孔,藉以使过孔连结第一导线与第二导线。此外,当配置组合型过孔时,依据距离参数决定过孔与参考过孔之间的距离。如此一来,可缩短布局的工作时间与检查时间,以提高效率。

    电路板布线的约束区域处理方法及系统

    公开(公告)号:CN101782931B

    公开(公告)日:2012-02-08

    申请号:CN200910005636.4

    申请日:2009-01-20

    发明人: 吕向辉 范文纲

    IPC分类号: G06F17/50

    摘要: 一种电路板布线的约束区域处理方法及系统,于设计电路板过程中,在电路板布线图上执行第一设计规则检查,对于布线图物件的不符合第一设计规则的位置,标示为高亮显示图样;提供一设定界面设定第一约束区域,包围高亮显示图样;获取在第一约束区域中的高亮显示图样的边界坐标,并据此产生第二约束区域;最后设定第二约束区域中包括的多个物件分别具有第二设计规则属性,并消除高亮显示图样的高亮显示。据此,可达到精确设定约束区域以减少对其他信号线的干扰的目的,进而提升电路板布线品质与效率。

    一种电路板的裁切方法
    3.
    发明公开

    公开(公告)号:CN102083276A

    公开(公告)日:2011-06-01

    申请号:CN200910253336.8

    申请日:2009-11-30

    IPC分类号: H05K3/00

    摘要: 本发明公开了一种电路板的裁切方法,特别是有公开了一种自动计算电路板的裁切利用率的方法,其根据不同尺寸的基板,自动计算出较佳的基板利用率,以裁切出所需尺寸及数量的电路板,因此可有效提高基板的利用率、简化裁切程序并降低成本。

    服务器的测试装置
    4.
    发明公开

    公开(公告)号:CN101931566A

    公开(公告)日:2010-12-29

    申请号:CN200910148450.4

    申请日:2009-06-26

    IPC分类号: H04L12/26

    摘要: 本发明公开了一种服务器的测试装置,包括嵌入式系统、控制模块、多个测试执行模块、多个输出接口模块、系统用电源单元和多个测试用电源单元。嵌入式系统可以输出多个测试指令,而控制模块则可以接收这些测试指令。当多个待测服务器机台分别通过输出接口模块连接至测试装置时,控制模块可以控制每一测试执行模块依据这些测试指令其中之一,而分别对各待测服务器机台进行对应的测试程序。另外,系统用电源单元连接一直流电压,以供应测试装置运作所需的电源。而测试用电源单元则分别连接多个第二电压源,以供应每一待测服务器机台在进行测试时所需的电源。

    用于印刷电路板的走线载体

    公开(公告)号:CN101534601B

    公开(公告)日:2010-09-22

    申请号:CN200810086034.1

    申请日:2008-03-10

    发明人: 丘玉环 范文纲

    IPC分类号: H05K1/02 H05K1/11

    摘要: 本发明公开了一种用于印刷电路板的走线载体,其包括有第一绝缘管、第二绝缘管、走线对及密封空心绝缘柱体。上述的走线对穿设于第一绝缘管与第二绝缘管,并在第一绝缘管与第二绝缘管的内部空间卷绕。密封空心绝缘柱体用以包覆第一绝缘管、第二绝缘管及走线对,但外露走线对的四端。

    存储器位错误产生装置
    6.
    发明公开

    公开(公告)号:CN101667463A

    公开(公告)日:2010-03-10

    申请号:CN200810213951.1

    申请日:2008-09-01

    IPC分类号: G11C29/44

    摘要: 一种存储器位错误产生装置,包括主板插头、第二存储器插槽、传输线路、以及至少一控制开关,当该控制开关闭合时,该主板插头上的数据引脚的状态值等于该第二存储器插槽上对应的该数据引脚状态值,当该控制开关断开时,产生存储器位错误。本发明的存储器位错误产生装置与存储器分离,无需如现有技术那样对待测存储器进行线路改动,仅需操作存储器位错误产生装置上的控制开关即可控制存储器数据输出,因此测试时操作简单,对插接于其上的存储器无型号要求,运行存储器测试软件进行读操作时无需考虑第一存储器插槽的数据引脚的状态值。

    电路板上组件的配置方法

    公开(公告)号:CN101652024A

    公开(公告)日:2010-02-17

    申请号:CN200810130830.0

    申请日:2008-08-12

    IPC分类号: H05K3/00 G06F17/50

    摘要: 本发明公开了一种电路板上组件的配置方法,包括下列步骤。首先,读取多笔受力数据,以判别所述电路板可承受外力的大小分布。之后,依据所述电路板承受外力的大小分布而将所述电路板划分成多个配置区域,其中所述多个配置区域各自对应一受力值区间。接下来,依据受力临界值、电子组件的重量与所述多个配置区域的受力值区间,而从所述多个配置区域中择一作为特定区域。接着,将所述电子组件配置在所述特定区域。藉此,电路板的使用品质将可被提高,且电路板发生损害的风险将可被降低。

    电路布局图的布线方法及其记录网线名称的方法

    公开(公告)号:CN101639867A

    公开(公告)日:2010-02-03

    申请号:CN200810130193.7

    申请日:2008-08-01

    发明人: 何婵丽 范文纲

    IPC分类号: G06F17/50

    摘要: 本发明公开了一种电路布局图的布线方法及其记录网线名称的方法。首先依据电路布局图,建立网线识别表格。网线识别表格中记录N个号码以及其各自的网线名称。当分割线被调整之后,便自储存装置读取出网线识别表格。接着,检测调整后的电路布局图,以识别出调整后的切割线所形成的铺铜区域。在记录M个号码以分别对应调整后的铺铜区域之后,再判断M是否等于N。当M等于N时,直接依据先前建立的网线识别表格来铺铜。当M不等于N时,则依据调整后的电路布局图,更新网线识别表格,以依据更新后的网线识别表格来铺铜。

    信号传输路径的长度监控方法

    公开(公告)号:CN101576936A

    公开(公告)日:2009-11-11

    申请号:CN200810095866.X

    申请日:2008-05-06

    IPC分类号: G06F17/50

    摘要: 一种信号传输路径的长度监控方法,应用于用以设计印刷电路板的布线软件中,该布线软件运行于一电子装置中,该方法主要是计算于二芯片间传输的一组信号的传输路径长度,进而可检测该组信号的传输路径长度是否匹配,若不匹配,则调整该组信号的传输路径中的导电迹线的走线长度以使该组信号的传输路径匹配,藉以提升信号传输品质。