-
公开(公告)号:CN111797045A
公开(公告)日:2020-10-20
申请号:CN202010473204.2
申请日:2017-12-19
Applicant: 艾尔默斯半导体股份公司
Inventor: 克里斯蒂安·史密斯
IPC: G06F13/42
Abstract: 提供一种用于初始化差分双线数据总线的方法及传送数据的方法。用于初始化差分双线数据总线的方法,其中,所述双线数据总线包括第一单线数据总线和第二单线数据总线,该第二单线数据总线由至少两个总线节点划分为至少两个双线数据总线区段,包括以下步骤,通过所述总线主控确定新的总线节点地址;通过所述总线主控在总线节点、即所考察的总线节点的总线节点地址寄存器中存储所述总线节点地址;通过闭合所考察的总线节点的传输门将一个或多个双线数据总线区段与一个或多个另外的双线数据总线区段连接,其中,在所述传输门闭合期间,由所述总线节点一直防止通过所述总线主控将总线节点地址存储在所考察的总线节点的总线节点地址寄存器中。
-
公开(公告)号:CN111801913A
公开(公告)日:2020-10-20
申请号:CN201980016587.6
申请日:2019-02-27
Applicant: 艾尔默斯半导体股份公司
Inventor: 克里斯蒂安·史密斯
IPC: H04L12/403
Abstract: 本发明涉及一种用于利用具有总线主机(ECU)的差分通信总线(DB)来操控总线节点(BKI至BKn)的设备,其中串行双向差分的通信总线(DB)具有第一单线总线(DBa)和第二单线总线(DBb)。每个总线节点(BKj)具有差分接口(IFj)、地址识别单元(ADRj)和总线节点地址寄存器(BKADRj)。所述通信总线(DB)可以至少处于第一差分逻辑状态(z1)和处于第二差分逻辑状态(z2)。所述接口(IFj)分别连接到所述通信总线(DB),以便经由该接口发送数据和/或从该接口接收数据。所述总线主机(ECU)作为比特流分组(帧,BP)中的比特序列发送要由其发送的数据。由总线主机(ECU)发送的比特流分组(BP)具有数据信息(DATA)。数据信息(DATA)包括地址信息(ADRD)和有用信息(INFO),其中地址识别单元(ADR1至ADRn)评估比特流分组(BP)的地址信息(ADRD),仅当地址信息(ADRD)的内容对应于总线节点地址寄存器(BKADRj)的内容时才允许由总线节点(BKj)使用所包含的有用信息(INFO)。所述总线节点(BKj)具有执行自动寻址方法的装置,以便用逻辑总线节点地址填充所述总线节点地址寄存器(BAKDRj),该逻辑总线节点地址对应于差分双线通信总线(DB)中n个总线节点(BKI至BKn)的该总线节点(BKj)的物理位置。时钟同步信息也被一起传输。寻址模式通过所述总线主机(ECU)的信号启动。
-
公开(公告)号:CN110100239A
公开(公告)日:2019-08-06
申请号:CN201780079357.5
申请日:2017-12-19
Applicant: 艾尔默斯半导体股份公司
Inventor: 克里斯蒂安·史密斯
Abstract: 本发明涉及一种用于集成电路形式的总线节点(BSn)的光模块以及与其匹配的壳体(GH)。光模块被设置用于在用于借助于差分双线数据总线(b1,b2,b3)传输用于发光器件(LED1,LED2,LED3)的照明数据的数据总线系统中使用,其中差分双线数据总线(b1,b2,b3)是光模块概念的重要组成部分。双线数据总线(b1,b2,b3)被设置用于在总线主控(BM)之间和至少两个总线节点(BS1,BS2,BS3)之间传输数据。双线数据总线(b1,b2,b3)被总线节点(BS1,BS2,BS3)划分成至少两个双线数据总线分段(b1,b2,b3)。总线节点(BS2,BS3)被设置用于,通过双线数据总线分段(b1,b2,b3)的在前双线数据总线分段(b2,b3)连接到总线节点(BS1,BS2,BS3)的在前总线节点(BS1,BS2)或总线主控器(BM)。总线节点(BSn)的壳体(GH)包括至少两行连接端,即第一连接端行(GND,b1a,b1b,Vbat)和第二连接端行(GND,b2a,b2b,Vbat)。至少这些至少两个连接端行彼此相对地布置在壳体(GH)上。每个连接端行连接包括用于负电源电压的连接端(GND),并且优选地包括用于正电源电压的连接端(Vbat),它们被布置在每个连接端行中,使得它们可以根据它们的功能无交叉地成对连接。用于相应的双线数据总线分段(b1,b2)的两个连接端(b1a,b1b)分别布置在每个连接端行中用于电源电压的连接端之间。发光器件(LED1,LED2,LED3)布置在壳体的凹部(ASP)中。
-
-