-
公开(公告)号:CN106034346B
公开(公告)日:2019-12-24
申请号:CN201510115291.3
申请日:2015-03-16
Applicant: 联想(北京)有限公司
IPC: H04W52/02
Abstract: 本申请公开了一种信息处理方法及电子设备,所述方法包括:通过所述电子设备的无线通信模块接收帧信息;获取所述帧信息的相关信息;判断所述相关信息是否与一预设过滤条件相匹配;当所述相关信息与所述预设过滤条件不匹配时,控制所述电子设备中的处理器对所述帧信息进行处理。本发明提供上述方法,用于解决现有技术存在的当接收到无效数据时,也需要处理器进行处理,从而造成电子设备功耗高的技术问题,实现了节省电子设备功耗的技术效果。
-
公开(公告)号:CN106033231B
公开(公告)日:2020-03-24
申请号:CN201510114386.3
申请日:2015-03-16
Applicant: 联想(北京)有限公司
IPC: G06F1/08
Abstract: 本发明公开了一种信息处理方法、时钟分频装置及信息处理系统,所述方法包括:获得用于将时钟信号进行分频的时钟分频数;基于所述时钟分频数,确定分频计数器的M位用于对接收到的所述时钟信号进行计数,其中,在所述分频计数器为N位的计数器时,所述M位具体为所述分频计数器的第N‑M+1位至第N位,M为大于0的正整数,N为大于M的正整数;将所述分频计数器第N位的值作为所述分频时钟信号输出。本发明提供的信息处理方法,解决了现有技术中现有技术中存在不能提供一种灵活、高效的时钟分频方案的技术问题,实现了灵活、高效地进行时钟分频的技术效果。
-
公开(公告)号:CN105786444B
公开(公告)日:2018-10-12
申请号:CN201410829438.0
申请日:2014-12-26
Applicant: 联想(北京)有限公司
Inventor: 姜莹
IPC: G06F7/57
Abstract: 本发明提供一种浮点数尾数前导零检测方法及装置,其中浮点数尾数前导零检测方法,包括:将每个取值为1的尾数在浮点数的所有尾数中的位置分别以一种进制下的数据表示;从所有在所述进制下的数据中选取最大数据,其中所述最大数据是取值大于其他数据取值的数据;依据所述浮点数的所有尾数总个数和所述最大数据,得到所述浮点数的尾数中前导零的个数。也就是说本发明将寻找取值为1的尾数的位置转换为寻找最大数据的过程,这样就不需要依次对取值为1的尾数的位置进行判断,减少判断导致的检测延迟,提高检测速度。
-
公开(公告)号:CN105895156A
公开(公告)日:2016-08-24
申请号:CN201610194442.3
申请日:2016-03-30
Applicant: 联想(北京)有限公司
Abstract: 本发明公开了一种信息处理方法,所述方法包括:在按照预先设置的电压阈值顺序对存储单元施加电压的过程中,采用个比特记录出现满足第一条件的电压值所对应的电压编码,以及采用1个比特记录标志信息;其中,所述标志信息用于在依次施加电压的过程中电压值是否发生过变化,在所述存储单元中设置有n个电压阈值;存储所述个比特记录的电压编码和所述标志信息。本发明同时还公开了一种电子设备。
-
公开(公告)号:CN105808492A
公开(公告)日:2016-07-27
申请号:CN201410838461.6
申请日:2014-12-30
Applicant: 联想(北京)有限公司
Inventor: 姜莹
IPC: G06F13/42
Abstract: 本发明提供一种信息处理方法及SPI主控制器,其中信息处理方法包括:获取第一控制信息;基于第一控制信息,获取第一寄存器中的第一指令信息;将第一指令信息发送至SPI从设备;基于第一控制信息以及第一指令信息,控制SPI主控制器与SPI从设备进行数据交互。因此对于任意一个与SPI主控制器相连接的SPI从设备,SPI主控制器都可以基于与其相连接的SPI从设备对应的第一控制信息,获取第一指令信息,并基于第一控制信息和第一指令信息控制SPI主控制器与SPI从设备进行数据交互,使得一个SPI主控制器可以被多个SPI从设备共用,提高SPI主控制器的通用性。
-
公开(公告)号:CN106027072B
公开(公告)日:2021-11-16
申请号:CN201610371140.9
申请日:2016-05-30
Applicant: 联想(北京)有限公司
Abstract: 本发明公开了一种译码处理方法及电子设备,通过对输入的码字译码次数达到满足吞吐率要求的平均译码迭代次数后,当有译码失败的码字时,存储失败的码字进行重新译码所需的必要数据,检测缓存中的码字的状态信息,基于状态信息的检测结果提取译码失败的码字进行重新译码,当满足预设条件时,停止重新译码操作。本方案通过在码字译码结束至有新的待译码的码字输入这一空闲时段内,对译码失败的码字进行重新译码,解决了空闲时段对译码器带宽的浪费问题,同时,增加了可靠性低的码字的译码成功率。
-
公开(公告)号:CN105808492B
公开(公告)日:2019-04-23
申请号:CN201410838461.6
申请日:2014-12-30
Applicant: 联想(北京)有限公司
Inventor: 姜莹
IPC: G06F13/42
Abstract: 本发明提供一种信息处理方法及SPI主控制器,其中信息处理方法包括:获取第一控制信息;基于第一控制信息,获取第一寄存器中的第一指令信息;将第一指令信息发送至SPI从设备;基于第一控制信息以及第一指令信息,控制SPI主控制器与SPI从设备进行数据交互。因此对于任意一个与SPI主控制器相连接的SPI从设备,SPI主控制器都可以基于与其相连接的SPI从设备对应的第一控制信息,获取第一指令信息,并基于第一控制信息和第一指令信息控制SPI主控制器与SPI从设备进行数据交互,使得一个SPI主控制器可以被多个SPI从设备共用,提高SPI主控制器的通用性。
-
公开(公告)号:CN106209114A
公开(公告)日:2016-12-07
申请号:CN201510212704.X
申请日:2015-04-29
Applicant: 联想(北京)有限公司
IPC: H03M13/11
Abstract: 本发明实施例公开了一种译码方法及装置以校验矩阵中的子矩阵为单位进行更新,对每一个子矩阵以相同的方式进行更新。每更新一个子矩阵(为方便叙述,记为待更新子矩阵),得到更新的子矩阵,以及与第一子矩阵对应的第一子更新信息和与第二子矩阵对应的第二子更新信息;其中,第一子矩阵为校验矩阵中与所述待更新子矩阵处于同一行的未更新的子矩阵;所述第二子矩阵为所述校验矩阵中与所述待更新子矩阵处于同一列的未更新的子矩阵;当所有子矩阵都更新完时,获得译码结果,若译码结果不满足停止条件,则进行下一次译码迭代过程,否则结束。通过本发明实施例提供的译码方法及装置,降低了译码时长,提高了译码效率。
-
公开(公告)号:CN106033231A
公开(公告)日:2016-10-19
申请号:CN201510114386.3
申请日:2015-03-16
Applicant: 联想(北京)有限公司
IPC: G06F1/08
Abstract: 本发明公开了一种信息处理方法、时钟分频装置及信息处理系统,所述方法包括:获得用于将时钟信号进行分频的时钟分频数;基于所述时钟分频数,确定分频计数器的M位用于对接收到的所述时钟信号进行计数,其中,在所述分频计数器为N位的计数器时,所述M位具体为所述分频计数器的第N-M+1位至第N位,M为大于0的正整数,N为大于M的正整数;将所述分频计数器第N位的值作为所述分频时钟信号输出。本发明提供的信息处理方法,解决了现有技术中存在不能提供一种灵活、高效的时钟分频方案的技术问题,实现了灵活、高效地进行时钟分频的技术效果。
-
公开(公告)号:CN105206302B
公开(公告)日:2019-05-31
申请号:CN201510583741.1
申请日:2015-09-14
Applicant: 联想(北京)有限公司
Inventor: 姜莹
IPC: G11C16/34
CPC classification number: G06N7/005 , G06F11/1008 , G06F11/1048 , G06N5/02 , G06N5/022 , G06N5/04 , G06N20/00
Abstract: 本发明公开了一种信息处理方法及电子设备,所述方法包括:基于存储单元中的编码组合确定出所述存储单元的N个页中的相邻两个比特位在0和1之间发生反转的反转次数小于一阈值的第M页,其中,所述存储单元中包含有N个比特位,所述N个比特位中第i个比特位包含在所述N个页中的第i页,N为大于1的整数,i为1至N间的一整数,M为不大于N的正整数;基于所述第M页与所述N个页中除所述第M页外的N‑1个页的N‑1页间关系,获得第一参数;基于所述第一参数将所述存储单元中对应所述N‑1个页中L个页中的L个比特位的每个比特位的用于表征为0或为1概率的当前概率值调整为第一概率值,其中,L为不大于N‑1的正整数。
-
-
-
-
-
-
-
-
-