-
公开(公告)号:CN101543060B
公开(公告)日:2011-11-16
申请号:CN200880000283.2
申请日:2008-02-19
Applicant: 索尼株式会社
CPC classification number: H04N5/335 , H04N5/23245 , H04N5/343
Abstract: 通道数目根据摄像设备中的操作模式而改变。摄像控制单元(240)根据操作模式来确定操作通道数目W。传感器单元(210)根据操作通道数目W来输出对应于每个像素的摄像信号。数据发送单元(220)对摄像信号执行串行转换,并根据操作通道数目W,使用诸如LVDS的高速接口(信号线(229))来将它们转移到图像处理单元(300)。数据接收单元(311)以M位为单位来对用于每个通道的转移串行信号执行并行转换。数据复原单元(500)检测嵌入到并行信号中的同步码、提取数据窗并将从数据窗复原的位长n的摄像信号提供给信号线(319)。时钟脉冲门电路(330)仅在有效标记(信号线(316))指示有效的周期期间将时钟CLK3提供给信号线(337)。
-
公开(公告)号:CN101543060A
公开(公告)日:2009-09-23
申请号:CN200880000283.2
申请日:2008-02-19
Applicant: 索尼株式会社
IPC: H04N5/335
CPC classification number: H04N5/335 , H04N5/23245 , H04N5/343
Abstract: 通道数目根据摄像设备中的操作模式而改变。摄像控制单元(240)根据操作模式来确定操作通道数目W。传感器单元(210)根据操作通道数目W来输出对应于每个像素的摄像信号。数据发送单元(220)对摄像信号执行串行转换,并根据操作通道数目W,使用诸如LVDS的高速接口(信号线(229))来将它们转移到图像处理单元(300)。数据接收单元(311)以M位为单位来对用于每个通道的转移串行信号执行并行转换。数据复元单元(500)检测嵌入到并行信号中的同步码、提取数据窗并将从数据窗复元的位长n的摄像信号提供给信号线(319)。时钟脉冲门电路(330)仅在有效标记(信号线(316))指示有效的周期期间将时钟CLK3提供给信号线(337)。
-
公开(公告)号:CN101350930A
公开(公告)日:2009-01-21
申请号:CN200810130797.1
申请日:2008-07-21
Applicant: 索尼株式会社
Inventor: 龟谷敬
CPC classification number: H04N9/045 , H04N5/23245 , H04N9/07 , H04N2101/00
Abstract: 本发明公开了一种成像电路和图像拾取设备,该成像电路包括光电转换部件和传送部件。在光电转换部件中,各自附接有滤光镜的像素以晶格方式在倾斜方向上排列。滤光镜由GR行、GB行和G行形成,在GR行上G像素和R像素在水平方向上被交替排列,在GB行上G像素和B像素在水平方向上被交替排列,在G行上只有G像素在水平方向上排列,并且滤光镜具有下述行的组合:在垂直方向上被交替放置以将G像素排列在与R像素和B像素相邻的位置处的GR行和G行、以及GB行和G行。传送部件用于只传送出与GR行和GB行上所包括的像素相关联的电信号。
-
公开(公告)号:CN101753820A
公开(公告)日:2010-06-23
申请号:CN200910258386.5
申请日:2009-12-14
Applicant: 索尼株式会社
CPC classification number: H04N5/3765 , H04N5/772
Abstract: 提供了一种信息处理装置,包括:缓冲器,用于保持从图像拾取设备逐行输出的图像数据;写入使能生成器,用于生成写入使能信号,所述写入使能信号指示通过其将所述图像数据逐行写入所述缓冲器的时序;加法器,用于按照每个参考时钟将读取频率设置值相加,所述读取频率设置值确定写入所述缓冲器中的所述图像数据的读出频率;以及读取使能生成器,用于基于所述读取频率设置值的相加值生成读取使能信号,所述读取使能信号指示通过其逐行读出写入所述缓冲器中的所述图像数据的时序。
-
公开(公告)号:CN101753820B
公开(公告)日:2013-04-17
申请号:CN200910258386.5
申请日:2009-12-14
Applicant: 索尼株式会社
CPC classification number: H04N5/3765 , H04N5/772
Abstract: 提供了一种信息处理装置,包括:缓冲器,用于保持从图像拾取设备逐行输出的图像数据;写入使能生成器,用于生成写入使能信号,所述写入使能信号指示通过其将所述图像数据逐行写入所述缓冲器的时序;加法器,用于按照每个参考时钟将读取频率设置值相加,所述读取频率设置值确定写入所述缓冲器中的所述图像数据的读出频率;以及读取使能生成器,用于基于所述读取频率设置值的相加值生成读取使能信号,所述读取使能信号指示通过其逐行读出写入所述缓冲器中的所述图像数据的时序。
-
-
-
-