随机电流型防探测装置及防探测方法

    公开(公告)号:CN102735985B

    公开(公告)日:2016-05-25

    申请号:CN201210192323.6

    申请日:2012-06-12

    Abstract: 本发明涉及一种随机电流型防探测装置,其特征在于包括:电流源、电压检测模块、随机数发生器、电流源控制模块、时间设定模块、探测判断模块和电阻,所述随机数发生器和时间设定模块分别连接电流源控制模块和探测判断模块,电流源控制模块连接电流源,探测判断模块连接电压检测模块,电流源和电压检测模块通过连接线连接电阻后再到电源或电源地。本发明所提供的基于信息安全芯片或信息安全终端使用的高安全的随机电流型防探测装置及防探测方法,可以通过随机产生不同电流输出,应用于金属网格或触动开关,可防止通过拆卸、钻孔、激光等物理方法攻击,有效防护芯片内信息或终端产品内信息。

    随机电压型防探测装置及防探测方法

    公开(公告)号:CN102759680A

    公开(公告)日:2012-10-31

    申请号:CN201210192324.0

    申请日:2012-06-12

    Abstract: 本发明涉及一种随机电压型防探测装置,其特征在于包括:电压输出模块、电压检测模块、随机数发生器、电压值控制模块、时间设定模块、探测判断模块,所述随机数发生器和时间设定模块分别连接电压值控制模块和探测判断模块,电压值控制模块连接电压输出模块,探测判断模块连接电压检测模块,电压输出模块与电压检测模块通过金属线连接。本发明所提供的基于信息安全芯片或信息安全终端使用的高安全的随机电压型防探测装置及防探测方法,可以通过随机产生不同电压输出,应用于金属网格或触动开关,可防止通过拆卸、钻孔、激光等物理方法攻击,有效防护芯片内信息或终端产品内信息。

    一种多处理器共享存储实现技术

    公开(公告)号:CN102750256B

    公开(公告)日:2016-09-14

    申请号:CN201210192340.X

    申请日:2012-06-12

    Abstract: 本发明涉及一种多处理器共享存储实现技术,包含片上存储器,用于提供多处理器共享存储;片上处理器模块;片上总线接口,连接所述片上存储器和片上处理器模块,用于片上处理器访问片上存储器,还可用于片上处理器更多功能的扩展;外部访问片上存储接口,与所述片上存储器连接,同时用于连接外部处理器,提供外部处理器访问片上存储器。以上所述包含各模块为本发明一种多处理器共享存储实现技术所包含的最小系统,其可根据实际应用特征适当扩展。该技术提供多处理器实现共享存储的方案,具有扩展简单、设计容易、可靠性高、成本低等特点。

    随机电流型防探测装置及防探测方法

    公开(公告)号:CN102735985A

    公开(公告)日:2012-10-17

    申请号:CN201210192323.6

    申请日:2012-06-12

    Abstract: 本发明涉及一种随机电流型防探测装置,其特征在于包括:电流源、电压检测模块、随机数发生器、电流源控制模块、时间设定模块、探测判断模块和电阻,所述随机数发生器和时间设定模块分别连接电流源控制模块和探测判断模块,电流源控制模块连接电流源,探测判断模块连接电压检测模块,电流源和电压检测模块通过连接线连接电阻后再到电源或电源地。本发明所提供的基于信息安全芯片或信息安全终端使用的高安全的随机电流型防探测装置及防探测方法,可以通过随机产生不同电流输出,应用于金属网格或触动开关,可防止通过拆卸、钻孔、激光等物理方法攻击,有效防护芯片内信息或终端产品内信息。

    一种电话POS安全芯片
    5.
    发明授权

    公开(公告)号:CN102722943B

    公开(公告)日:2015-09-16

    申请号:CN201210193781.1

    申请日:2012-06-13

    Abstract: 本发明涉及一种电话POS安全芯片,主要包括支付安全模块、电话功能接口和通用外设接口。其中,支付安全模块包括片上处理器CPU;AHB总线,与CPU连接,用于扩展高速总线设备;APB总线,与CPU连接,用于扩展低速外设;加解密单元,与AHB连接,用于加解密运算处理;存储单元,与AHB连接;数据保护单元,与AHB连接,用于存储受保护的安全数据信息;物理安全单元,与AHB连接,用于防御各种物理攻击;银行卡接口,与APB连接,用于支持银行卡数据读取;通用外设接口,与AHB或APB连接,用于连接通用外设;电话功能接口,与APB连接,用于支持电话支付相关功能。本发明通过把支付安全与电话功能结合,用于提供一种支持支付安全的电话POS的单芯片解决方案,具有安全高、集成高、功耗低、成本低等特点。

    随机电压型防探测装置及防探测方法

    公开(公告)号:CN102759680B

    公开(公告)日:2015-06-24

    申请号:CN201210192324.0

    申请日:2012-06-12

    Abstract: 本发明涉及一种随机电压型防探测装置,其特征在于包括:电压输出模块、电压检测模块、随机数发生器、电压值控制模块、时间设定模块、探测判断模块,所述随机数发生器和时间设定模块分别连接电压值控制模块和探测判断模块,电压值控制模块连接电压输出模块,探测判断模块连接电压检测模块,电压输出模块与电压检测模块通过金属线连接。本发明所提供的基于信息安全芯片或信息安全终端使用的高安全的随机电压型防探测装置及防探测方法,可以通过随机产生不同电压输出,应用于金属网格或触动开关,可防止通过拆卸、钻孔、激光等物理方法攻击,有效防护芯片内信息或终端产品内信息。

    一种具备安全授权转移及锁定技术的安全芯片

    公开(公告)号:CN102750478A

    公开(公告)日:2012-10-24

    申请号:CN201210192321.7

    申请日:2012-06-12

    Abstract: 本发明涉及一种具备安全授权转移及锁定技术的安全芯片,所述安全芯片上整合一个ROM存储区,用于用户固化安全Boot,安全Boot内固化一条芯片公钥;安全芯片上还有一个片内公钥存储单元,用于烧写用户的厂家公钥;安全芯片上还集成至少一个电子保险丝eFuse,当eFuse未烧断时,安全Boot使用芯片公钥进行数据验签,片内公钥存储单元可以通过下载厂家公钥进行改写;当eFuse烧断后,安全Boot使用厂家公钥进行数据验签,片内公钥存储单元只能读取,不可改写。本发明为安全芯片提供一种安全控制权的转移及不可转移机制,其目的是保证这种安全芯片的安全是可以由被授权主体来完全控制的,最终确保安全芯片上的信息的完整性和真实性。该技术具有操作简单、实施便利、安全度极高等特点。

    一种多处理器共享存储实现技术

    公开(公告)号:CN102750256A

    公开(公告)日:2012-10-24

    申请号:CN201210192340.X

    申请日:2012-06-12

    Abstract: 本发明涉及一种多处理器共享存储实现技术,包含片上存储器,用于提供多处理器共享存储;片上处理器模块;片上总线接口,连接所述片上存储器和片上处理器模块,用于片上处理器访问片上存储器,还可用于片上处理器更多功能的扩展;外部访问片上存储接口,与所述片上存储器连接,同时用于连接外部处理器,提供外部处理器访问片上存储器。以上所述包含各模块为本发明一种多处理器共享存储实现技术所包含的最小系统,其可根据实际应用特征适当扩展。该技术提供多处理器实现共享存储的方案,具有扩展简单、设计容易、可靠性高、成本低等特点。

    一种具备安全授权转移及锁定技术的安全芯片

    公开(公告)号:CN102750478B

    公开(公告)日:2016-03-30

    申请号:CN201210192321.7

    申请日:2012-06-12

    Abstract: 本发明涉及一种具备安全授权转移及锁定技术的安全芯片,所述安全芯片上整合一个ROM存储区,用于用户固化安全Boot,安全Boot内固化一条芯片公钥;安全芯片上还有一个片内公钥存储单元,用于烧写用户的厂家公钥;安全芯片上还集成至少一个电子保险丝eFuse,当eFuse未烧断时,安全Boot使用芯片公钥进行数据验签,片内公钥存储单元可以通过下载厂家公钥进行改写;当eFuse烧断后,安全Boot使用厂家公钥进行数据验签,片内公钥存储单元只能读取,不可改写。本发明为安全芯片提供一种安全控制权的转移及不可转移机制,其目的是保证这种安全芯片的安全是可以由被授权主体来完全控制的,最终确保安全芯片上的信息的完整性和真实性。该技术具有操作简单、实施便利、安全度极高等特点。

    一种芯片片外NorFlash总线接口硬件加密装置

    公开(公告)号:CN103258172A

    公开(公告)日:2013-08-21

    申请号:CN201310133412.8

    申请日:2013-04-17

    Abstract: 本发明涉及一种芯片片外Nor Flash总线接口硬件加密装置,包括外部总线接口EMI:用于CPU扩展外部存储器;连接外部总线接口EMI与外部Nor Flash存储器的三个通道:数据读取解密通道、数据读取旁路通道和数据写入通道;AES加密引擎:连接CPU处理器与数据读取解密通道之间,用于明文数据加密,其中,数据读取解密通道包括地址解析单元、地址比对单元、读数控制单元、密文缓冲单元、AES解密引擎、明文缓冲单元和密钥存储单元;本发明使用软硬件结合的方案,实现为片外Nor Flash存储提供数据加密;本发明还支持旁路功能,可以以明文方式把数据写入Nor Flash,并以明文方式读出,提供数据存储的灵活性;本发明实现Nor Flash总线接口加密,具有扩展灵活、设计容易、可靠性强、安全度高等特点。

Patent Agency Ranking