-
公开(公告)号:CN111078941A
公开(公告)日:2020-04-28
申请号:CN201911307045.2
申请日:2019-12-18
Applicant: 福州大学
IPC: G06F16/732 , G06F16/738
Abstract: 本发明涉及一种基于帧相关系数和感知哈希的相似视频检索系统。视频采集模块通过DDR2 SDRAM存储器与DSP处理器相连,视频数据库通过Nand FLASH存储器与DSP处理器相连,DSP处理器与NOR FLASH存储器、GPU计算单元和输出显示模块连接。视频采集模块用于接收用户输入的视频,DDR2 SDRAM存储器用于缓存采集到的视频图像帧并对其进行数据转化,NOR FLASH存储器用于存储特征信息提取算法模块和匹配检索算法模块,DSP处理器负责算法执行,GPU计算单元用于提高算法计算速度,Nand FLASH存储器用于存储视频数据库的视频特征信息,输出显示模块用于显示匹配检索结果。本发明能快速的提取输入视频的特征信息,检索目标相似视频,解决了传统人工检索方式耗时耗力,系统精度不高,硬件化程度低的问题。
-
公开(公告)号:CN111078941B
公开(公告)日:2022-10-28
申请号:CN201911307045.2
申请日:2019-12-18
Applicant: 福州大学
IPC: G06F16/732 , G06F16/738
Abstract: 本发明涉及一种基于帧相关系数和感知哈希的相似视频检索系统。视频采集模块通过DDR2 SDRAM存储器与DSP处理器相连,视频数据库通过Nand FLASH存储器与DSP处理器相连,DSP处理器与NOR FLASH存储器、GPU计算单元和输出显示模块连接。视频采集模块用于接收用户输入的视频,DDR2 SDRAM存储器用于缓存采集到的视频图像帧并对其进行数据转化,NOR FLASH存储器用于存储特征信息提取算法模块和匹配检索算法模块,DSP处理器负责算法执行,GPU计算单元用于提高算法计算速度,Nand FLASH存储器用于存储视频数据库的视频特征信息,输出显示模块用于显示匹配检索结果。本发明能快速的提取输入视频的特征信息,检索目标相似视频,解决了传统人工检索方式耗时耗力,系统精度不高,硬件化程度低的问题。
-
-
公开(公告)号:CN112035400A
公开(公告)日:2020-12-04
申请号:CN202010932874.6
申请日:2020-09-08
Applicant: 福州大学
Abstract: 本发明涉及一种基于FPGA的跨步访问数据流检测电路及方法。第一数据寄存器输入端、减法器第一输入端相连接作为整个电路的数据输入端,第一数据寄存器输出端与减法器第二输入端相连接,减法器的输出端与数据差值寄存器的输入端连接,数据差值寄存器的输出端与数据存储器的第一输入端连接,数据存储器的第二输入端与计数器的输入端、计数器的输出端连接,数据存储器的的输出端与比较器的输入端连接,比较器的输出端与与门的第一输入端、信号计数器的输入端连接,信号计数器的输出端与第二数据寄存器的输入端连接,第二数据寄存器的输出端与与门的第二输入端连接,与门的输出端作为整个电路的信号输出端。本发明能判断输入数据流是否为跨步访存数据。
-
公开(公告)号:CN112035400B
公开(公告)日:2024-06-04
申请号:CN202010932874.6
申请日:2020-09-08
Applicant: 福州大学
Abstract: 本发明涉及一种基于FPGA的跨步访问数据流检测电路及方法。第一数据寄存器输入端、减法器第一输入端相连接作为整个电路的数据输入端,第一数据寄存器输出端与减法器第二输入端相连接,减法器的输出端与数据差值寄存器的输入端连接,数据差值寄存器的输出端与数据存储器的第一输入端连接,数据存储器的第二输入端与计数器的输入端、计数器的输出端连接,数据存储器的的输出端与比较器的输入端连接,比较器的输出端与与门的第一输入端、信号计数器的输入端连接,信号计数器的输出端与第二数据寄存器的输入端连接,第二数据寄存器的输出端与与门的第二输入端连接,与门的输出端作为整个电路的信号输出端。本发明能判断输入数据流是否为跨步访存数据。
-
-
公开(公告)号:CN110599486A
公开(公告)日:2019-12-20
申请号:CN201910891803.3
申请日:2019-09-20
Applicant: 福州大学
Abstract: 本发明涉及一种视频抄袭的检测方法及系统。该方法及系统在差异哈希图像识别算法基础上结合多帧差分法,可以准确的提取待测视频的关键帧,解决了单一传统哈希算法在图像处理上准确度较低,算法运行时间较长等问题;且本发明采用的多帧差分法是在传统的帧间差分法基础上做出了改进,与传统提取视频关键帧的算法相比,克服了只可以对边界部分进行提取,而不能对比较完整区域进行提取的缺点;本发明采用多帧差分法与差异哈希算法相结合,在提取视频关键帧在帧数、准确率和算法运行时间的效果上都达到了最优。
-
公开(公告)号:CN213241151U
公开(公告)日:2021-05-18
申请号:CN202021937030.2
申请日:2020-09-08
Applicant: 福州大学
Abstract: 本实用新型涉及一种基于FPGA的跨步访问数据流检测电路。数据寄存器的输入端、减法器的第一输入端相连接作为整个电路的数据输入端,数据寄存器的输出端与减法器的第二输入端相连接,减法器的输出端与数据差值寄存器的输入端连接,数据差值寄存器的输出端与数据存储器的第一输入端连接,数据存储器的第二输入端与计数器的输入端、计数器的输出端连接,数据存储器的的输出端与比较器的输入端连接,比较器的输出端作为整个电路的信号输出端,比较器的输出端还与信号计数器的输入端连接,信号计数器的输出端作为整个电路的计数信号输出端。本实用新型能够判断输入数据流是否为跨步访存数据,并能够判断输入数据流的长度。
-
-
-
-
-
-
-