-
公开(公告)号:CN101120310A
公开(公告)日:2008-02-06
申请号:CN200680004709.2
申请日:2006-02-09
Applicant: 皇家飞利浦电子股份有限公司
IPC: G06F9/32
CPC classification number: G06F9/30094 , G06F9/3842 , G06F9/3885 , G06F9/3887
Abstract: 一种包含多个处理单元(10)的电子电路,其中把受公共程序流控制的指令提供给该多个处理单元(10),该电子电路典型地用于SIMD操作,其中,把相同的指令应用到所有的处理单元,并且把该指令的不同操作数数据应用到各自的处理单元(10)。在该指令的控制之下,每个处理单元(10)确定是否发生了取决于操作数数据的条件。该处理单元根据所述确定输出条件信号。把条件信号相加,以形成和信号。通过取决于该和信号所表示的值的条件跳转来控制程序流。
-
公开(公告)号:CN100524168C
公开(公告)日:2009-08-05
申请号:CN200580020472.2
申请日:2005-06-08
Applicant: 皇家飞利浦电子股份有限公司
IPC: G06F1/32
CPC classification number: G06F1/324 , G06F1/3203 , G06F1/3296 , Y02D10/126 , Y02D10/172
Abstract: 提供一种用于处理数据向量流的SIMD处理器结构(2),该结构包括处理器阵列(4),其包括多个处理器(PE(0),...,PE(N)),每个处理器(PE(0),...,PE(N))都适于处理每个向量中的数据元,处理器阵列(4)的操作由具有第一频率的局部时钟信号控制;控制处理器(16),其适于控制SIMD处理器结构(2)的操作,并且产生信号以使处理器阵列(4)的操作与数据向量流同步,控制处理器(16)的操作由具有第二频率的局部信号控制;和电源管理装置(30),用于响应于控制处理器(16)产生的同步信号调节局部时钟信号的频率,从而使SIMD处理器结构(2)的功耗最小。
-
公开(公告)号:CN101258480A
公开(公告)日:2008-09-03
申请号:CN200680032447.0
申请日:2006-09-04
Applicant: 皇家飞利浦电子股份有限公司
IPC: G06F15/80
CPC classification number: G06F15/8015
Abstract: 处理器阵列具有处理器元件(2)和连接到处理器元件(2)可由处理器元件(2)并行存取的存储器(4)。分离的串行模块(30)提供例如查询表模块(30)形式的附加功能。串行模块(3)处理串行输入到模块(30)的数据行。利用适当的编程步骤能够并行地在处理器元件(2)中继续进行处理。
-
公开(公告)号:CN1950843A
公开(公告)日:2007-04-18
申请号:CN200580013697.5
申请日:2005-04-26
Applicant: 皇家飞利浦电子股份有限公司
Inventor: A·J·宾克 , R·P·克雷霍斯特 , M·J·M·海利杰斯 , A·A·阿博
IPC: G06T1/00
CPC classification number: H04N19/90 , H04N19/119 , H04N19/132 , H04N19/17 , H04N19/174 , H04N19/192 , H04N19/436 , H04N19/46 , H04N19/85
Abstract: 图像处理设备(400)包括SIMD处理器(400),它扫描图像帧以寻找感兴趣区域(步骤301),例如是与具有感兴趣的对象或线相对应的区域。每个感兴趣区域被重新扫描成正交网格。然后对正交网格进行平面布置以使得它们被重新排列成较小的图像线的子集。平面布置包含把一组矩形映射成经压缩的帧部分。任选地,矩形可被旋转,以便允许矩形被更紧密地组合。SIMD处理器(401)然后处理平面布置的图像数据(步骤307)。一旦图像数据被SIMD处理器处理,DSP(405)就通过使用平面布置期间所存储的信息重新关联经处理的数据。图像处理设备导致更有效地使用SIMD处理器(401)。
-
公开(公告)号:CN101925325B
公开(公告)日:2013-07-24
申请号:CN200980103267.0
申请日:2009-01-26
Applicant: 皇家飞利浦电子股份有限公司
Inventor: J·L·范梅尔贝尔亨 , A·A·阿博 , M·T·贝内布鲁克 , O·A·桑塔纳阿奈斯 , L·伊瑟伯特
CPC classification number: A61B5/0002 , A61B5/0008 , A61B5/0024 , A61B2560/0209
Abstract: 本发明涉及一种传感器装置或传感器节点和控制传感器装置工作的方法,其中传感器装置包括至少一个自主流传输模块,且其中探测自主流传输模块的预定内部事件或来自至所述自主流传输模块的智能外壳的接口处的流传输数据的预定外部事件,并且响应于所述探测控制所述自主流传输模块的所述智能外壳之内的部件或子系统的工作模式。
-
公开(公告)号:CN101120310B
公开(公告)日:2010-06-09
申请号:CN200680004709.2
申请日:2006-02-09
Applicant: 皇家飞利浦电子股份有限公司
IPC: G06F9/32
CPC classification number: G06F9/30094 , G06F9/3842 , G06F9/3885 , G06F9/3887
Abstract: 一种包含多个处理单元(10)的电子电路,其中把受公共程序流控制的指令提供给该多个处理单元(10),该电子电路典型地用于SIMD操作,其中,把相同的指令应用到所有的处理单元,并且把该指令的不同操作数数据应用到各自的处理单元(10)。在该指令的控制之下,每个处理单元(10)确定是否发生了取决于操作数数据的条件。该处理单元根据所述确定输出条件信号。把条件信号相加,以形成和信号。通过取决于该和信号所表示的值的条件跳转来控制程序流。
-
公开(公告)号:CN1973254A
公开(公告)日:2007-05-30
申请号:CN200580020472.2
申请日:2005-06-08
Applicant: 皇家飞利浦电子股份有限公司
IPC: G06F1/32
CPC classification number: G06F1/324 , G06F1/3203 , G06F1/3296 , Y02D10/126 , Y02D10/172
Abstract: 提供一种用于处理数据向量流的SIMD处理器结构(2),该结构包括处理器阵列(4),其包括多个处理器(PE(0),...,PE(N)),每个处理器(PE(0),...,PE(N))都适于处理每个向量中的数据元,处理器阵列(4)的操作由具有第一频率的局部时钟信号控制;控制处理器(16),其适于控制SIMD处理器结构(2)的操作,并且产生信号以使处理器阵列(4)的操作与数据向量流同步,控制处理器(16)的操作由具有第二频率的局部信号控制;和电源管理装置(30),用于响应于控制处理器(16)产生的同步信号调节局部时钟信号的频率,从而使SIMD处理器结构(2)的功耗最小。
-
公开(公告)号:CN101925325A
公开(公告)日:2010-12-22
申请号:CN200980103267.0
申请日:2009-01-26
Applicant: 皇家飞利浦电子股份有限公司
Inventor: J·L·范梅尔贝尔亨 , A·A·阿博 , M·T·贝内布鲁克 , O·A·桑塔纳阿奈斯 , L·伊瑟伯特
CPC classification number: A61B5/0002 , A61B5/0008 , A61B5/0024 , A61B2560/0209
Abstract: 本发明涉及一种传感器装置或传感器节点和控制传感器装置工作的方法,其中传感器装置包括至少一个自主流传输模块,且其中探测自主流传输模块的预定内部事件或来自至所述自主流传输模块的智能外壳的接口处的流传输数据的预定外部事件,并且响应于所述探测控制所述自主流传输模块的所述智能外壳之内的部件或子系统的工作模式。
-
-
-
-
-
-
-