-
公开(公告)号:CN1267877C
公开(公告)日:2006-08-02
申请号:CN01805034.4
申请日:2001-12-03
Applicant: 皇家菲利浦电子有限公司
Inventor: M·J·爱德华兹
IPC: G09G3/36
CPC classification number: G09G3/2085 , G09G3/3666 , G09G3/3677 , G09G2310/0205 , G09G2330/021
Abstract: 有源矩阵装置包括两个或多个邻接的子矩阵(22a,22b,22c),每一个子矩阵包括一组行地址导线(34)、一组列地址导线(32),和放置在该行和列地址导线交叉点的控制元件。每一控制元件具有连接到一个行地址导线的扫描输入和连接到一个列地址导线的数据输入。该装置被分成在邻接的行地址导线(34)之间的子矩阵(22a,22b,22c)。该子矩阵的同时编址,实现数据提供频率被降低,导致总体功耗的降低。
-
公开(公告)号:CN1463418A
公开(公告)日:2003-12-24
申请号:CN02801749.8
申请日:2002-05-17
Applicant: 皇家菲利浦电子有限公司
CPC classification number: G09G3/20 , G09G3/2003 , G09G3/2085 , G09G3/2088 , G09G3/36 , G09G2300/0426 , G09G2300/08 , G09G2340/02 , G09G2340/0407
Abstract: 本发明提供了一种显示装置如液晶显示装置(1)及其驱动方法,避免需要给显示装置提供包含对每个像素的各项显示设置的显示数据(如视频)。显示装置包括一个像素阵列(21-36,71a-79d,121-136)和一个处理元件阵列(41-48,71-79,141-148),每个处理元件与一个或一组像素相关联。处理元件(41-48,71-79,141-148)以像素水平执行压缩的输入显示数据的处理。处理元件(41-48,71-79,141-148)对输入数据解压以确定对与其相关联的一个或一组像素的像素设置。然后处理元件(41-48,71-79,141-148)以各自的设置驱动像素(21-36,71a-79d,121-136)。处理元件可以从分配给其的以及分配给一个或多个相邻的处理元件的输入数据中内插像素设置。或者,处理元件可以有与其相关联的像素的像素位置信息,并利用该信息决定是否需要响应于由多个处理元件接收到的公共输入数据驱动一个或多个像素。
-
公开(公告)号:CN1398391A
公开(公告)日:2003-02-19
申请号:CN01802705.9
申请日:2001-08-29
Applicant: 皇家菲利浦电子有限公司
IPC: G09G3/36
CPC classification number: G09G3/2011 , G09G3/3648 , G09G3/3688 , G09G2310/027
Abstract: 通过把列(19)分成不同部分和经由开关元件(31)连续地执行转换,使用列电极电容作为数字模拟转换电路的部件,在AMLCD中得到数字模拟转换。所选实施例包含一具有电容器的列驱动电路,这些电容器具有一(二)排分开电容或使用不同宽度的列子电极。
-
公开(公告)号:CN1282142C
公开(公告)日:2006-10-25
申请号:CN02801749.8
申请日:2002-05-17
Applicant: 皇家菲利浦电子有限公司
CPC classification number: G09G3/20 , G09G3/2003 , G09G3/2085 , G09G3/2088 , G09G3/36 , G09G2300/0426 , G09G2300/08 , G09G2340/02 , G09G2340/0407
Abstract: 本发明提供了一种显示装置如液晶显示装置(1)及其驱动方法,避免需要给显示装置提供包含对每个像素的各项显示设置的显示数据(如视频)。显示装置包括一个像素阵列(21-36,71a-79d,121-136)和一个处理元件阵列(41-48,71-79,141-148),每个处理元件与一个或一组像素相关联。处理元件(41-48,71-79,141-148)以像素水平执行压缩的输入显示数据的处理。处理元件(41-48,71-7 9,141-148)对输入数据解压以确定对与其相关联的一个或一组像素的像素设置。然后处理元件(41-48,71-79,141-148)以各自的设置驱动像素(21-36,71a-79d,121-136)。处理元件可以从分配给其的以及分配给一个或多个相邻的处理元件的输入数据中内插像素设置。或者,处理元件可以有与其相关联的像素的像素位置信息,并利用该信息决定是否需要响应于由多个处理元件接收到的公共输入数据驱动一个或多个像素。
-
公开(公告)号:CN1251167C
公开(公告)日:2006-04-12
申请号:CN01802705.9
申请日:2001-08-29
Applicant: 皇家菲利浦电子有限公司
IPC: G09G3/36
CPC classification number: G09G3/2011 , G09G3/3648 , G09G3/3688 , G09G2310/027
Abstract: 通过把列(19)分成不同部分和经由开关元件(31)连续地执行转换,使用列电极电容作为数字模拟转换电路的部件,在AMLCD中得到数字模拟转换。所选实施例包含一具有电容器的列驱动电路,这些电容器具有一(二)排分开电容或使用不同宽度的列子电极。
-
公开(公告)号:CN1476596A
公开(公告)日:2004-02-18
申请号:CN02803028.1
申请日:2002-07-25
Applicant: 皇家菲利浦电子有限公司
CPC classification number: G11C8/10 , G09G3/20 , G09G3/3648 , G09G2300/0842 , G11C5/025
Abstract: 一种像素型装置(10),例如显示器具有像素的行和列地址线(18,20),用来对每个像素寻址,从而对每个像素(12)提供信号数据或从每个像素读出信号数据。在衬底上形成与像素驱动电路(16)交替的存储单元阵列(22),其中形成存储器地址电路(24,26,28,30)、它使得能够将数据写入每个存储单元并从每个存储单元(22)读出数据,与信号数据无关。因此,每个存储单元(22)都是可以独立于像素数据而寻址的。这样,存储单元不构成像素电路的一部分,从而可以以灵活的方式使用存储器。例如,存储器可用于一些与装置的像素驱动或寻址不直接相关联的目的。
-
公开(公告)号:CN1320517C
公开(公告)日:2007-06-06
申请号:CN02803028.1
申请日:2002-07-25
Applicant: 皇家菲利浦电子有限公司
CPC classification number: G11C8/10 , G09G3/20 , G09G3/3648 , G09G2300/0842 , G11C5/025
Abstract: 一种像素型装置(10),例如显示器具有像素的行和列地址线(18,20),用来对每个像素寻址,从而对每个像素(12)提供信号数据或从每个像素读出信号数据。在衬底上形成与像素驱动电路(16)交替的存储单元阵列(22),其中形成存储器地址电路(24,26,28,30)、它使得能够将数据写入每个存储单元并从每个存储单元(22)读出数据,与信号数据无关。因此,每个存储单元(22)都是可以独立于像素数据而寻址的。这样,存储单元不构成像素电路的一部分,从而可以以灵活的方式使用存储器。例如,存储器可用于一些与装置的像素驱动或寻址不直接相关联的目的。
-
公开(公告)号:CN1529881A
公开(公告)日:2004-09-15
申请号:CN02802869.4
申请日:2002-07-12
Applicant: 皇家菲利浦电子有限公司
CPC classification number: G09G3/3291 , G09G3/20 , G09G3/30 , G09G2300/0809 , G09G2300/0828 , G09G2300/0842 , G09G2310/0262 , G09G2320/0233 , G09G2320/029 , G09G2330/021 , G09G2330/022
Abstract: 一种有源矩阵显示器包括多个排列成行和列的像素(10)和沿着相应的像素列(10)延伸的列电极(16)。像素包括用于存储图像数据的电容(18,70)和用于读出存储在电容上的电荷并根据所述读出的电荷驱动列电极的读出电路。
-
公开(公告)号:CN1401114A
公开(公告)日:2003-03-05
申请号:CN01805034.4
申请日:2001-12-03
Applicant: 皇家菲利浦电子有限公司
Inventor: M·J·爱德华兹
IPC: G09G3/36
CPC classification number: G09G3/2085 , G09G3/3666 , G09G3/3677 , G09G2310/0205 , G09G2330/021
Abstract: 有源矩阵装置包括两个或多个邻接的子矩阵(22a,22b,22c),每一个子矩阵包括一组行地址导线(34)、一组列地址导线(32),和放置在该行和列地址导线交叉点的控制元件。每一控制元件具有连接到一个行地址导线的扫描输入和连接到一个列地址导线的数据输入。该装置被分成在邻接的行地址导线(34)之间的子矩阵(22a,22b,22c)。该子矩阵的同时编址,实现数据提供频率被降低,导致总体功耗的降低。
-
-
-
-
-
-
-
-