半休眠式模数转换器及电路

    公开(公告)号:CN117767950B

    公开(公告)日:2024-10-29

    申请号:CN202410149573.4

    申请日:2024-02-01

    Abstract: 本申请公开了一种半休眠式模数转换器及其实现方法、电路、装置及介质,其中方法可以通过在模数转换器的第一电容阵列与比较器的正相输入端、在第二电容阵列与比较器的负相输入端、在第一电容阵列中电容数量最多的所述子电容阵列与其他电容阵列之间,在第二电容阵列中电容数量最多的所述子电容阵列与其他电容阵列之间分别设置第一开关、第二开关、第三开关以及第四开关,可以使模数转换器在前面3次比较时部分电容阵列休眠,从而降低模数转换器的功耗。本申请可广泛应用于模数转换器技术领域。

    逐次逼近型模数转换器、转换方法、装置及存储介质

    公开(公告)号:CN117118447B

    公开(公告)日:2023-12-22

    申请号:CN202311380948.X

    申请日:2023-10-24

    Abstract: 本发明公开了一种逐次逼近型模数转换器、转换方法、装置及存储介质。该模数转换器包括:移位寄存器、比较器、电容阵列和控制模块:其中,输入电压通过电容阵列与比较器相连,比较器与移位寄存器相连;第一高阵列包括若干电容,若干电容的电容量按照排列位置呈指数变化;若干电容的每个电容的顶板与比较器相连,每个电容的底板通过第一转换开关连接参考电压或参考地,第一转换开关与控制模块相连;移位寄存器用于根据比较器的输出结果确定数字信号,控制模块用于根据比较器的输出结果确定第一转换开关或第二转换开关的状态。本申请实施例有利于提升分辨率的,有利于降低模数转换器的功耗;可以广泛应用于转换器技术领域。

    逐次逼近型模数转换器、转换方法、装置及存储介质

    公开(公告)号:CN117118447A

    公开(公告)日:2023-11-24

    申请号:CN202311380948.X

    申请日:2023-10-24

    Abstract: 本发明公开了一种逐次逼近型模数转换器、转换方法、装置及存储介质。该模数转换器包括:移位寄存器、比较器、电容阵列和控制模块:其中,输入电压通过电容阵列与比较器相连,比较器与移位寄存器相连;第一高阵列包括若干电容,若干电容的电容量按照排列位置呈指数变化;若干电容的每个电容的顶板与比较器相连,每个电容的底板通过第一转换开关连接参考电压或参考地,第一转换开关与控制模块相连;移位寄存器用于根据比较器的输出结果确定数字信号,控制模块用于根据比较器的输出结果确定第一转换开关或第二转换开关的状态。本申请实施例有利于提升分辨率的,有利于降低模数转换器的功耗;可以广泛应用于转换器技术领域。

    小面积电容分裂结构逐次逼近型模数转换器及控制方法

    公开(公告)号:CN117498866A

    公开(公告)日:2024-02-02

    申请号:CN202311315840.2

    申请日:2023-10-11

    Abstract: 本发明公开了一种小面积电容分裂结构逐次逼近型模数转换器及控制方法,属于集成电路技术领域。其中模数转换器包括电容阵列、比较器、移位寄存器和控制模块;电容阵列包括正相电容阵列和反相电容阵列正相电容阵列和反相电容阵列均包括并联的低阵列和高阵列。本发明通过正相电容阵列和反相电容阵列,可以在比较时切换电压,电容阵列不消耗任何开关能量进行第1次比较,消耗负能量进行第2次比较,不消耗任何开关能量进行第3次比较,而且每次开关电容阵列消耗的能量均比传统结构消耗的能量小,能够有效减小电容阵列的平均开关功耗。另外,本发明提出的电容阵列数模转换器(DAC)使用电容总个数为2N‑1,相较于传统结构,能有效节省面积。

    逐次逼近型模数转换器及其实现方法、系统、装置与介质

    公开(公告)号:CN117424597A

    公开(公告)日:2024-01-19

    申请号:CN202311323300.9

    申请日:2023-10-12

    Abstract: 本申请公开了一种逐次逼近型模数转换器及其实现方法、系统、装置和存储介质,其中模数转换器用于与反馈端、接地端以及正相输入端以及反相输入端连接,包括:正相电容阵列、比较器以及移位寄存器;所述正相输入端通过所述正相电容阵列与所述比较器连接;所述反相输入端通过所述正相电容阵列与所述比较器连接;所述比较器与所述移位寄存器连接;所述移位寄存器与所述正相电容阵列连接;其中,所述正相电容阵列包括第一开关、第二开关、第一子电容阵列、第二子电容阵列、第一阵列、第二阵列、第三阵列、第四阵列、第一单位电容阵列以及第二单位电容阵列。本方法可以可以减少降低模数转换器的复杂度以及功耗。本申请可广泛应用于半导体技术领域。

    分区休眠式可调分辨率的电容阵列模数转换器及其方法

    公开(公告)号:CN119254232A

    公开(公告)日:2025-01-03

    申请号:CN202411438803.5

    申请日:2024-10-15

    Abstract: 分区休眠式可调分辨率的电容阵列模数转换器,包括:正相转换电容阵列,包括正相高电容阵列和正相低电容阵列;反相转换电容阵列,包括反相高电容阵列和反相低电容阵列;采样模块,用于从所有电容单元的顶板上对输入信号进行初始采样;比较器,用于对输入信号或者正相转换电容阵列与反相转换电容阵列的状态进行比较并且输出位数据;移位寄存器,用于存储位数据;状态切换模块,用于与桥接开关配合控制所有电容单元的电路连接状态,电路连接状态包括连接状态和电压状态。本发明通过分区休眠的方式降低了电容单元所需的能耗,减少了单位电容数量,使得模数转换器整体功耗得以减小。

    逐次逼近型模数转换器及其实现方法、系统、装置与介质

    公开(公告)号:CN117424597B

    公开(公告)日:2024-09-10

    申请号:CN202311323300.9

    申请日:2023-10-12

    Abstract: 本申请公开了一种逐次逼近型模数转换器及其实现方法、系统、装置和存储介质,其中模数转换器用于与反馈端、接地端以及正相输入端以及反相输入端连接,包括:正相电容阵列、比较器以及移位寄存器;所述正相输入端通过所述正相电容阵列与所述比较器连接;所述反相输入端通过所述正相电容阵列与所述比较器连接;所述比较器与所述移位寄存器连接;所述移位寄存器与所述正相电容阵列连接;其中,所述正相电容阵列包括第一开关、第二开关、第一子电容阵列、第二子电容阵列、第一阵列、第二阵列、第三阵列、第四阵列、第一单位电容阵列以及第二单位电容阵列。本方法可以可以减少降低模数转换器的复杂度以及功耗。本申请可广泛应用于半导体技术领域。

    逐次逼近型模数转换器及其实现方法、系统、装置与介质

    公开(公告)号:CN117749186B

    公开(公告)日:2024-08-13

    申请号:CN202410149537.8

    申请日:2024-02-01

    Abstract: 本申请公开了一种逐次逼近型模数转换器及其实现方法、系统、装置与介质,其中模数转换器用于与电压输入端、接地端、第一参考电压以及第二参考电压连接,所述转换器包括:第一电容阵列以及第二电容阵列、比较器以及寄存器;所述第一电容阵列与所述比较器的正相输入端连接;所述比较器的正相输入端、所述电压输入端、所述接地端、所述第一参考电压、所述第二参考电压与所述第一电容阵列连接;所述比较器的反相输入端、所述电压输入端、所述接地端、所述第一参考电压、所述第二参考电压与所述第二电容阵列连接;所述比较器与所述寄存器连接。本方法可以减少降低模数转换器的复杂度以及功耗。本申请可广泛应用于半导体技术领域。

    一种电容分段高能效逐次逼近型模数转换器及其控制方法

    公开(公告)号:CN117526948A

    公开(公告)日:2024-02-06

    申请号:CN202311291119.4

    申请日:2023-10-07

    Abstract: 本申请公开了一种电容分段高能效逐次逼近型模数转换器及其控制方法,模数转换器包括电容阵列、比较器以及移位寄存器;电容阵列包含由正相、反相两个电容阵列;正相阵列和反相阵列分别由主阵列和子阵列构成,且主阵列与子阵列之间由一个开关连接;主阵列包括一个电容组和一个连接电容,电容组包括多个电容,且各个电容的容量值按照排列顺序呈指数变化;子阵列包括多个电容,且每个电容的容量值与电容组中排列最前的一个电容的容量值相同;该模数转换器执行第一次和第二次电压比较时,比较器不消耗任何开关能耗;在第三次电压比较时闭合开关,有效地降低消耗的能量。本申请实现了降低电路功耗,可广泛应用于电子电路技术领域。

    小面积电容分裂结构逐次逼近型模数转换器及控制方法

    公开(公告)号:CN117498866B

    公开(公告)日:2024-10-11

    申请号:CN202311315840.2

    申请日:2023-10-11

    Abstract: 本发明公开了一种小面积电容分裂结构逐次逼近型模数转换器及控制方法,属于集成电路技术领域。其中模数转换器包括电容阵列、比较器、移位寄存器和控制模块;电容阵列包括正相电容阵列和反相电容阵列正相电容阵列和反相电容阵列均包括并联的低阵列和高阵列。本发明通过正相电容阵列和反相电容阵列,可以在比较时切换电压,电容阵列不消耗任何开关能量进行第1次比较,消耗负能量进行第2次比较,不消耗任何开关能量进行第3次比较,而且每次开关电容阵列消耗的能量均比传统结构消耗的能量小,能够有效减小电容阵列的平均开关功耗。另外,本发明提出的电容阵列数模转换器(DAC)使用电容总个数为2N‑1,相较于传统结构,能有效节省面积。

Patent Agency Ranking