-
公开(公告)号:CN107733431B
公开(公告)日:2021-03-30
申请号:CN201711130558.1
申请日:2017-11-15
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于环内混频锁相环电路结构的多路相参频率综合器,根据锁相环及直接数字频率合成器相关原理,通过直接数字频率合成器与集成压控振荡器的锁相环直接相连的结构产生环内混频锁相环电路的混频本振输入信号,实现多路环内混频锁相环电路混频本振信号线性扫频同步及系统输出信号频率大步进调节;同时,使用直接数字频率合成器与集成数字鉴相器直接相连的结构产生环内混频锁相环电路的鉴相输入信号,实现多路环内混频锁相环电路鉴相信号灵活配置及系统输出信号小步进调节;这样使系统输出的信号满足单路信号的性能指标以外,还具有多路信号的相位相关性及信号同步性的特点,具有一定的通用性。
-
公开(公告)号:CN107733431A
公开(公告)日:2018-02-23
申请号:CN201711130558.1
申请日:2017-11-15
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于环内混频锁相环电路结构的多路相参频率综合器,根据锁相环及直接数字频率合成器相关原理,通过直接数字频率合成器与集成压控振荡器的锁相环直接相连的结构产生环内混频锁相环电路的混频本振输入信号,实现多路环内混频锁相环电路混频本振信号线性扫频同步及系统输出信号频率大步进调节;同时,使用直接数字频率合成器与集成数字鉴相器直接相连的结构产生环内混频锁相环电路的鉴相输入信号,实现多路环内混频锁相环电路鉴相信号灵活配置及系统输出信号小步进调节;这样使系统输出的信号满足单路信号的性能指标以外,还具有多路信号的相位相关性及信号同步性的特点,具有一定的通用性。
-