一种基于时间戳和采样延迟的多模块采样同步方法

    公开(公告)号:CN117389940A

    公开(公告)日:2024-01-12

    申请号:CN202311595001.0

    申请日:2023-11-24

    Abstract: 本发明公开了一种基于时间戳和采样延迟的多模块采样同步方法,通过时钟buffer向多个板卡提供同频和同相位的时钟信号,待时钟同步后,ADC向FIFO写入采集数据,写满一包数据后发送写满信号,ARM采集到写满信号后,锁存当前时间戳,将时间戳与缓存数据打包传输到上位机;上位机解析数据包,将相邻两包时间戳的差值除以数据点数,得到每个采样点的时间戳,以时间戳加数据的格式保存得到单一板卡数据;多板卡同步时,选取第一个采样点中最大的时间戳,然后选取其他板卡最接近最大时间戳为起始数据,将剩余数据顺序排列得到多板卡的同步数据;给每块数据采集板卡输入一路正弦波信号,然后完成多板卡的同步数据,最后采用采样延迟的方式进行ADC采集时钟细同步。

Patent Agency Ranking