-
公开(公告)号:CN116683873B
公开(公告)日:2024-02-02
申请号:CN202310603751.1
申请日:2023-05-26
Applicant: 电子科技大学
Abstract: 本发明公开了一种谐波抑制上变频器电路、芯片及脉冲发生器,该电路通过将四组且每组内为相位差180°的两路中频基带信号分别输入至四个缓冲单元,每个缓冲单元分别输出一组组内相位等差为45°的三路电压信号,且三路电压信号幅值比例理论上严格等于 然后,将缓冲单元输出的电压信号通过两个混频器单元进行上变频,并以差分信号输出。由于不需要电阻或晶体管的阵列化堆叠,可避免工艺、电压和温度PVT等因素导致失配误差,而影响上变频器的谐波抑制能力。因此,本发明能够抑制上变频信号带内的各项谐波,提高了上变频器的谐波抑制能力,从而能够进一步提升上变频器的无杂散动态范围。
-
公开(公告)号:CN116683873A
公开(公告)日:2023-09-01
申请号:CN202310603751.1
申请日:2023-05-26
Applicant: 电子科技大学
Abstract: 本发明公开了一种谐波抑制上变频器电路、芯片及脉冲发生器,该电路通过将四组且每组内为相位差180°的两路中频基带信号分别输入至四个缓冲单元,每个缓冲单元分别输出一组组内相位等差为45°的三路电压信号,且三路电压信号幅值比例理论上严格等于然后,将缓冲单元输出的电压信号通过两个混频器单元进行上变频,并以差分信号输出。由于不需要电阻或晶体管的阵列化堆叠,可避免工艺、电压和温度PVT等因素导致失配误差,而影响上变频器的谐波抑制能力。因此,本发明能够抑制上变频信号带内的各项谐波,提高了上变频器的谐波抑制能力,从而能够进一步提升上变频器的无杂散动态范围。
-