-
公开(公告)号:CN106209035A
公开(公告)日:2016-12-07
申请号:CN201610548587.9
申请日:2016-07-13
Applicant: 电子科技大学
IPC: H03K5/24
CPC classification number: H03K5/2481 , H03K5/249
Abstract: 一种两级比较器电路,属于模拟集成电路技术领域。包括:由第一NMOS管(MN1)、第二NMOS管(MN2)、第三NMOS管(MN3)、第一PMOS管(MP1)、第二PMOS管(MP2)、第三PMOS管(MP3)和第四PMOS管(MP4)组成的输入级;以及由第四NMOS管(MN4)、第五NMOS管(MN5)、第六NMOS管(MN6)、第七NMOS管(MN7)、第八NMOS管(MN8)、第九NMOS管(MN9)、第五PMOS管(MP5)、第六PMOS管(MP6)、第七PMOS管(MP7)和第八PMOS管(MP8)组成的锁存级。通过对锁存级电路中节点X+和X-的复位,降低了电路的失调和噪声;通过在输入级电路中加上一对交叉耦合的晶体管MP1和MP2,使比较器保持高速工作的特点。本发明比较器适用于高精度的系统电路里。