多信号模型可编程逻辑器件的软件模块可测性设计方法

    公开(公告)号:CN103645435A

    公开(公告)日:2014-03-19

    申请号:CN201310683628.1

    申请日:2013-12-13

    Abstract: 本发明公开了一种多信号模型可编程逻辑器件的软件模块可测性设计方法,在可编程逻辑器件的软件模块的语句模块中预先插装故障检测模块,在软件模块每次执行过程中,各个语句模块根据其故障检测模块的结果并行输出故障码,可编程逻辑器件将所有语句模块的故障码按照设定顺序串行输出为故障码流,上位机采用高速数据采集装置捕获输出的故障码流并显示,供测试人员通过多信号模型建模分析后进行故障诊断与定位,从而满足可编程逻辑器件的软件模块的可测性需求。

    多信号模型可编程逻辑器件的软件模块可测性设计方法

    公开(公告)号:CN103645435B

    公开(公告)日:2016-03-23

    申请号:CN201310683628.1

    申请日:2013-12-13

    Abstract: 本发明公开了一种多信号模型可编程逻辑器件的软件模块可测性设计方法,在可编程逻辑器件的软件模块的语句模块中预先插装故障检测模块,在软件模块每次执行过程中,各个语句模块根据其故障检测模块的结果并行输出故障码,可编程逻辑器件将所有语句模块的故障码按照设定顺序串行输出为故障码流,上位机采用高速数据采集装置捕获输出的故障码流并显示,供测试人员通过多信号模型建模分析后进行故障诊断与定位,从而满足可编程逻辑器件的软件模块的可测性需求。

Patent Agency Ranking