-
公开(公告)号:CN104167996B
公开(公告)日:2018-06-15
申请号:CN201410204362.2
申请日:2014-05-14
Applicant: 瑞萨电子株式会社
CPC classification number: H03F3/2171 , H03F3/005 , H03F3/393 , H03F3/45179 , H03F3/45192 , H03F3/45762 , H03F3/45946 , H03F2200/264 , H03F2200/271 , H03F2200/375 , H03F2200/408 , H03F2200/411 , H03F2200/81 , H03F2203/45012 , H03F2203/45028 , H03F2203/45116 , H03F2203/45136 , H03F2203/45138 , H03F2203/45174 , H03F2203/45212 , H03F2203/45512 , H03F2203/45528 , H03F2203/45558 , H03F2203/45594 , H03F2203/45601 , H03F2203/45604 , H03F2203/45631 , H03F2203/45632 , H03F2203/45634 , H03F2203/45641 , H03F2203/45681 , H03F2203/45698 , H03F2203/45726
Abstract: 本发明提供了一种信号处理电路、分解器数字转换器和多路径嵌套镜像放大器,该信号处理电路包括:斩波放大器,其具有放大差分输入信号Vsp(t)和Vsm(t)的差分放大器电路;以及加法器电路,其通过将斩波放大器生成的斩波器输出信号Vsub(t)相加来生成相加信号Vfil(t)。针对每个第一相位时段和第二相位时段而互换向差分放大器电路中输入的差分信号,并且加法器电路通过将在第一相位时段中和在第二相位时段中的斩波器输出信号相加来生成相加信号。
-
公开(公告)号:CN104167996A
公开(公告)日:2014-11-26
申请号:CN201410204362.2
申请日:2014-05-14
Applicant: 瑞萨电子株式会社
CPC classification number: H03F3/2171 , H03F3/005 , H03F3/393 , H03F3/45179 , H03F3/45192 , H03F3/45762 , H03F3/45946 , H03F2200/264 , H03F2200/271 , H03F2200/375 , H03F2200/408 , H03F2200/411 , H03F2200/81 , H03F2203/45012 , H03F2203/45028 , H03F2203/45116 , H03F2203/45136 , H03F2203/45138 , H03F2203/45174 , H03F2203/45212 , H03F2203/45512 , H03F2203/45528 , H03F2203/45558 , H03F2203/45594 , H03F2203/45601 , H03F2203/45604 , H03F2203/45631 , H03F2203/45632 , H03F2203/45634 , H03F2203/45641 , H03F2203/45681 , H03F2203/45698 , H03F2203/45726
Abstract: 本发明提供了一种信号处理电路、分解器数字转换器和多路径嵌套镜像放大器,该信号处理电路包括:斩波放大器,其具有放大差分输入信号Vsp(t)和Vsm(t)的差分放大器电路;以及加法器电路,其通过将斩波放大器生成的斩波器输出信号Vsub(t)相加来生成相加信号Vfil(t)。针对每个第一相位时段和第二相位时段而互换向差分放大器电路中输入的差分信号,并且加法器电路通过将在第一相位时段中和在第二相位时段中的斩波器输出信号相加来生成相加信号。
-
公开(公告)号:CN105841603B
公开(公告)日:2020-11-10
申请号:CN201610036818.8
申请日:2016-01-20
Applicant: 瑞萨电子株式会社
IPC: G01B7/30
Abstract: 本发明涉及一种半导体器件,在该半导体器件中,将正弦波信号输入到第一输入部,并且将余弦波信号输入到第二输入部。多路复用器交替选择正弦波信号和余弦波信号中的一个。模数转换器将多路复用器的输出信号转换成数字值。切换电路耦合在第一和第二输入部中的至少一个与多路复用器之间。为了减小由A/D转换器的非线性误差引起的角度确定误差,切换电路被配置为能反转输入的正弦波信号或输入的余弦波信号。
-
公开(公告)号:CN105841603A
公开(公告)日:2016-08-10
申请号:CN201610036818.8
申请日:2016-01-20
Applicant: 瑞萨电子株式会社
IPC: G01B7/30
Abstract: 本发明涉及一种半导体器件,在该半导体器件中,将正弦波信号输入到第一输入部,并且将余弦波信号输入到第二输入部。多路复用器交替选择正弦波信号和余弦波信号中的一个。模数转换器将多路复用器的输出信号转换成数字值。切换电路耦合在第一和第二输入部中的至少一个与多路复用器之间。为了减小由A/D转换器的非线性误差引起的角度确定误差,切换电路被配置为能反转输入的正弦波信号或输入的余弦波信号。
-
公开(公告)号:CN101452370B
公开(公告)日:2012-11-14
申请号:CN200810177112.9
申请日:2008-12-05
Applicant: 瑞萨电子株式会社
IPC: G06F3/06
CPC classification number: H03G3/341 , G06F13/4072
Abstract: 本发明提供了一种OOB检测电路,即使在模拟电路中出现特征波动的情况下,也能够进行精确的信号确定,由此防止了产品产率的恶化。特征调整寄存器连接到幅度确定电路,用于改变幅度阈值调整机构的设置,该幅度阈值调整机构用于将提供用于幅度确定电路的脉冲串与静噪彼此区分。由自确定电路控制特征调整寄存器。将幅度确定电路的输出提供给时间确定电路以及自确定电路。根据幅度确定电路的输出,自确定电路控制特征调整寄存器。
-
-
-
-