-
公开(公告)号:CN101986567B
公开(公告)日:2014-06-11
申请号:CN201010221371.4
申请日:2010-06-30
Applicant: 瑞萨电子株式会社
Inventor: 杉山明生
CPC classification number: H04L7/033 , H03L7/0807 , H03L7/093 , H04L7/0083 , H04L7/046
Abstract: 本发明提供了时钟数据恢复电路和显示装置。时钟数据恢复电路具有:接收器电路,该接收器电路被构造为接收包括预定模式的串行数据并且与时钟信号同步地采样串行数据以生成采样数据;PLL电路,PLL电路被构造为基于采样数据执行时钟数据恢复以生成时钟信号;以及伪锁定检测电路,该伪锁定检测电路被构造为通过检测包括在采样数据中的伪锁定模式来检测PLL电路的伪锁定。伪锁定模式是当发生PLL电路的伪锁定时由采样预定模式的接收器电路获得的模式。
-
公开(公告)号:CN101090230B
公开(公告)日:2012-05-30
申请号:CN200710106495.6
申请日:2007-06-01
Applicant: 瑞萨电子株式会社
IPC: H02M3/07
CPC classification number: H02M3/07 , H02M2001/0032 , Y02B70/16
Abstract: 一种升压电源电路包括:升压器,用于升高输入电压,以输出升高的电压,从而对第一平滑电容器施加所述升高电压;以及控制器,用于在从工作模式过渡到待机模式时,控制第一平滑电容器中的电荷的转移目的地和转移量。
-
公开(公告)号:CN102739585B
公开(公告)日:2016-09-07
申请号:CN201210083997.2
申请日:2012-03-27
Applicant: 瑞萨电子株式会社
IPC: G09G5/00
CPC classification number: G09G3/2018 , G06F13/00 , G09G3/2096 , G09G5/008 , G09G5/18 , G09G2310/027 , G09G2310/08 , G09G2320/064 , G09G2330/06 , G09G2360/127 , G09G2360/16 , G09G2370/00 , H04L25/49 , H04L25/4908 , H04N7/01
Abstract: 本发明涉及用于显示装置的数据传输系统、数据传输方法和显示装置。一种用于显示装置的数据传输系统,该数据传输系统是基于此后要传送的特定变换表来将m(m是自然数)个比特的信号编码为n(n是自然数且n>m)个比特的信号的mBnB编码系统,该系统包括:输出驱动器,该输出驱动器根据在接收器侧解码的数据来输出灰度电压,其中,在变换表中,将n个比特的数据的2n个比特模式中具有较大数据改变指数的比特模式指配给m个比特的数据的2m个比特模式中的具有较大灰度电压幅度的比特模式。
-
公开(公告)号:CN102739585A
公开(公告)日:2012-10-17
申请号:CN201210083997.2
申请日:2012-03-27
Applicant: 瑞萨电子株式会社
CPC classification number: G09G3/2018 , G06F13/00 , G09G3/2096 , G09G5/008 , G09G5/18 , G09G2310/027 , G09G2310/08 , G09G2320/064 , G09G2330/06 , G09G2360/127 , G09G2360/16 , G09G2370/00 , H04L25/49 , H04L25/4908 , H04N7/01
Abstract: 本发明涉及用于显示装置的数据传输系统、数据传输方法和显示装置。一种用于显示装置的数据传输系统,该数据传输系统是基于此后要传送的特定变换表来将m(m是自然数)个比特的信号编码为n(n是自然数且n>m)个比特的信号的mBnB编码系统,该系统包括:输出驱动器,该输出驱动器根据在接收器侧解码的数据来输出灰度电压,其中,在变换表中,将n个比特的数据的2n个比特模式中具有较大数据改变指数的比特模式指配给m个比特的数据的2m个比特模式中的具有较大灰度电压幅度的比特模式。
-
公开(公告)号:CN101986567A
公开(公告)日:2011-03-16
申请号:CN201010221371.4
申请日:2010-06-30
Applicant: 瑞萨电子株式会社
Inventor: 杉山明生
CPC classification number: H04L7/033 , H03L7/0807 , H03L7/093 , H04L7/0083 , H04L7/046
Abstract: 本发明提供了时钟数据恢复电路和显示装置。时钟数据恢复电路具有:接收器电路,该接收器电路被构造为接收包括预定模式的串行数据并且与时钟信号同步地采样串行数据以生成采样数据;PLL电路,PLL电路被构造为基于采样数据执行时钟数据恢复以生成时钟信号;以及伪锁定检测电路,该伪锁定检测电路被构造为通过检测包括在采样数据中的伪锁定模式来检测PLL电路的伪锁定。伪锁定模式是当发生PLL电路的伪锁定时由采样预定模式的接收器电路获得的模式。
-
公开(公告)号:CN102103847A
公开(公告)日:2011-06-22
申请号:CN201010603140.X
申请日:2010-12-21
Applicant: 瑞萨电子株式会社
CPC classification number: G09G5/006 , G09G3/2096 , G09G2320/02 , G09G2320/0247 , G09G2370/10
Abstract: 本发明涉及时钟数据恢复电路和用于显示装置的数据传输设备及其方法。时钟数据恢复电路包括:采样电路(SC),其通过2x超采样来采样输入数据;频率检测电路(FD),其检测通过采样电路(SC)采样的输入数据和恢复时钟之间的频率差;相位检测电路(PD),其检测在通过采样电路(SC)采样的输入数据和恢复时钟之间的相位差;电压控制振荡器电路(VCO),其至少根据通过相位检测电路(PD)检测的相位差将恢复时钟输出到采样电路(SC);以及,频率检测控制电路(FDC),在接收显示数据作为输入数据时,其停止频率检测电路(FD)的工作。
-
公开(公告)号:CN102103847B
公开(公告)日:2014-10-22
申请号:CN201010603140.X
申请日:2010-12-21
Applicant: 瑞萨电子株式会社
IPC: H04L7/00
CPC classification number: G09G5/006 , G09G3/2096 , G09G2320/02 , G09G2320/0247 , G09G2370/10
Abstract: 本发明涉及时钟数据恢复电路和用于显示装置的数据传输设备及其方法。时钟数据恢复电路包括:采样电路(SC),其通过2x超采样来采样输入数据;频率检测电路(FD),其检测通过采样电路(SC)采样的输入数据和恢复时钟之间的频率差;相位检测电路(PD),其检测在通过采样电路(SC)采样的输入数据和恢复时钟之间的相位差;电压控制振荡器电路(VCO),其至少根据通过相位检测电路(PD)检测的相位差将恢复时钟输出到采样电路(SC);以及,频率检测控制电路(FDC),在接收显示数据作为输入数据时,其停止频率检测电路(FD)的工作。
-
-
-
-
-
-