-
公开(公告)号:CN119226027A
公开(公告)日:2024-12-31
申请号:CN202411209922.3
申请日:2024-08-30
Applicant: 珠海航宇微科技股份有限公司
IPC: G06F11/08
Abstract: 本发明提出了一种循环冗余校验电路,包括触发控制模块接收UART数据并进行预处理得到预处理数据;校验码生成模块与触发控制模块连接生成校验码;校验模块与触发控制模块和校验码生成模块连接,对校验码进行校验计算,校验模块设置有缓存单元和比较逻辑单元,缓存单元的输入端与校验码生成模块电连接,缓存单元的第一输出端与触发控制模块电连接,缓存单元的第二输出端与比较逻辑单元电连接,比较逻辑单元的第一输入端与缓存单元的第二输出端相连接,比较逻辑单元的第二输入端与触发控制模块相连接。根据本实施例的技术方案,能够完成对不定帧数的通信数据循环冗余校验,实现数据接收、循环冗余校验码生成、数据源校验和校验结果输出。
-
公开(公告)号:CN221175403U
公开(公告)日:2024-06-18
申请号:CN202322457880.2
申请日:2023-09-08
Applicant: 珠海航宇微科技股份有限公司
IPC: G06F13/28
Abstract: 本实用新型涉及数字集成电路技术领域,公开了一种内置DMA控制模块的读取装置,包括:存储器、中央处理器、直接存储器访问控制模块、系统总线、外部设备以及外围总线,直接存储器访问控制模块通过系统总线与存储器和中央处理器相连;外部设备通过外围总线与中央处理器和直接存储器访问控制模块相连。本实用新型至少具有以下有益效果:通过直接传输数据的通道,提高了数据传输的效率,同时也降低了CPU的负载,提供在外部设备和存储器之间或者存储器和存储器之间的高速数据传输。
-