重定时器芯片的码流切换方法及装置

    公开(公告)号:CN111917515B

    公开(公告)日:2023-08-01

    申请号:CN202010751624.2

    申请日:2020-07-30

    发明人: 刘小卫

    IPC分类号: H04L1/00

    摘要: 本公开提供了一种重定时器芯片的码流切换方法及装置,所述方法包括:生成本地码流并将所述本地码流传输至所述重定时器芯片的下游设备;接收来自所述重定时器芯片的上游设备的上游码流;检测所述本地码流的边界以及所述上游码流的边界;通过在所述本地码流插入用于占位的有序集将所述本地码流的边界与所述上游码流的边界进行对齐,并继续生成边界对齐后的本地码流以及继续将所述边界对齐后的本地码流传输至所述下游设备;将传输至所述下游设备的码流从所述边界对齐后的本地码流切换为所述上游码流。本公开实施例能够实现码流的无缝切换。

    数据传输电路
    2.
    发明公开

    公开(公告)号:CN112148659A

    公开(公告)日:2020-12-29

    申请号:CN202011004948.6

    申请日:2020-09-21

    发明人: 齐雪静 刘小卫

    IPC分类号: G06F13/40 G06F13/42

    摘要: 本申请提供了一种数据传输电路,涉及电路设计领域,达到了避免资源浪费的目的。该数据传输电路包括主通信电路和与主通信电路连接的边带电路,边带电路包括:寄存器模块,与主通信电路电连接,用于接收主通信电路写入边带电路的通信数据;边带输入模块,与其它电路连接,用于接收其它电路输入边带电路的输入数据;数据处理模块,与边带输入模块电连接,与寄存器模块电连接,用于基于输入数据与寄存器模块进行数据交互;边带输出模块,与数据处理模块电连接,用于输出数据处理模块从寄存器模块获取的输出数据,从而实现使用边带电路代替主通信电路进行数据传输的目的,能够在一定程度上避免资源浪费。

    重定时器芯片的码流切换方法及装置

    公开(公告)号:CN111917515A

    公开(公告)日:2020-11-10

    申请号:CN202010751624.2

    申请日:2020-07-30

    发明人: 刘小卫

    IPC分类号: H04L1/00

    摘要: 本公开提供了一种重定时器芯片的码流切换方法及装置,所述方法包括:生成本地码流并将所述本地码流传输至所述重定时器芯片的下游设备;接收来自所述重定时器芯片的上游设备的上游码流;检测所述本地码流的边界以及所述上游码流的边界;通过在所述本地码流插入用于占位的有序集将所述本地码流的边界与所述上游码流的边界进行对齐,并继续生成边界对齐后的本地码流以及继续将所述边界对齐后的本地码流传输至所述下游设备;将传输至所述下游设备的码流从所述边界对齐后的本地码流切换为所述上游码流。本公开实施例能够实现码流的无缝切换。

    数据传输电路
    4.
    发明授权

    公开(公告)号:CN112148659B

    公开(公告)日:2022-02-01

    申请号:CN202011004948.6

    申请日:2020-09-21

    发明人: 齐雪静 刘小卫

    IPC分类号: G06F13/40 G06F13/42

    摘要: 本申请提供了一种数据传输电路,涉及电路设计领域,达到了避免资源浪费的目的。该数据传输电路包括主通信电路和与主通信电路连接的边带电路,边带电路包括:寄存器模块,与主通信电路电连接,用于接收主通信电路写入边带电路的通信数据;边带输入模块,与其它电路连接,用于接收其它电路输入边带电路的输入数据;数据处理模块,与边带输入模块电连接,与寄存器模块电连接,用于基于输入数据与寄存器模块进行数据交互;边带输出模块,与数据处理模块电连接,用于输出数据处理模块从寄存器模块获取的输出数据,从而实现使用边带电路代替主通信电路进行数据传输的目的,能够在一定程度上避免资源浪费。