-
公开(公告)号:CN102904580B
公开(公告)日:2015-10-07
申请号:CN201210404833.5
申请日:2012-10-23
Applicant: 湖南大唐先一科技有限公司
IPC: H03M7/46
Abstract: 本发明涉及数据压缩领域,公开了一种X-BIT压缩编码算法,具体压缩过程如下,首先数据准备并转换,然后对数据依次进行时间差分、值排序、计算序号最大位数、生成序号压缩流、生成状态压缩流、生成时差压缩流、生成差值压缩流,最后将之前各个步骤输出的结果组合成一个字节流,即是压缩结果。与现有技术相比,本发明的有益效果是:1、压缩率高;2、数据无失真;3、解压效率高。
-
公开(公告)号:CN102904580A
公开(公告)日:2013-01-30
申请号:CN201210404833.5
申请日:2012-10-23
Applicant: 湖南大唐先一科技有限公司
IPC: H03M7/46
Abstract: 本发明涉及数据压缩领域,公开了一种X-BIT压缩编码算法,具体压缩过程如下,首先数据准备并转换,然后对数据依次进行时间差分、值排序、计算序号最大位数、生成序号压缩流、生成状态压缩流、生成时差压缩流、生成差值压缩流,最后将之前各个步骤输出的结果组合成一个字节流,即是压缩结果。与现有技术相比,本发明的有益效果是:1、压缩率高;2、数据无失真;3、解压效率高。
-
公开(公告)号:CN109522323B
公开(公告)日:2020-04-24
申请号:CN201810988302.2
申请日:2018-08-28
Applicant: 湖南大唐先一科技有限公司
IPC: G06F16/245 , G06F16/2455 , G06F16/2458
Abstract: 本发明公开了一种从海量数据中快速检索变化数据段的方法及系统,是将海量数据以一条数据为单位按顺序排序;将本条数据作为中数据段,前一条数据作为前数据段,后一条数据作为后数据段,三者联合形成一条新数据;查找所有新数据中:前数据段符合第一状态且中数据段符合第二状态的所有新数据,作为数据第一位置;中数据段符合第二状态且后数据段符合第三状态的所有新数据,作为数据第二位置。本发明使得原来需要全局搜索的作业,可以分布到多个节点上分布执行,能快速检索出数据变化的开始、结束范围及其数据,也适用于多数据项及多状态值的数据的检索。
-
公开(公告)号:CN110007854A
公开(公告)日:2019-07-12
申请号:CN201910130721.7
申请日:2019-02-21
Applicant: 湖南大唐先一科技有限公司 , 大唐华银电力股份有限公司
IPC: G06F3/06
Abstract: 本发明公开了一种基于时序数据有损压缩方法及系统,该方法包括:将时间与数据值分别作为坐标系的两个轴,所有时序数据作为坐标系中的点,构建坐标系;在坐标系中,将每个点分别作为当前点,将当前点与时间在前的相邻点连直线,并将当前点与时间在后的相邻点连直线,以形成以当前点为折点的曲线,将曲线的斜率符合舍弃条件的当前点删除。本发明针对渐变的时序数据,采用斜率变化不大的数据点删除,将斜率变化大的数据点保留的压缩算法,压缩率比较高,压缩精度也比较高。
-
公开(公告)号:CN109522323A
公开(公告)日:2019-03-26
申请号:CN201810988302.2
申请日:2018-08-28
Applicant: 湖南大唐先一科技有限公司
IPC: G06F16/245 , G06F16/2455 , G06F16/2458
Abstract: 本发明公开了一种从海量数据中快速检索变化数据段的方法及系统,是将海量数据以一条数据为单位按顺序排序;将本条数据作为中数据段,前一条数据作为前数据段,后一条数据作为后数据段,三者联合形成一条新数据;查找所有新数据中:前数据段符合第一状态且中数据段符合第二状态的所有新数据,作为数据第一位置;中数据段符合第二状态且后数据段符合第三状态的所有新数据,作为数据第二位置。本发明使得原来需要全局搜索的作业,可以分布到多个节点上分布执行,能快速检索出数据变化的开始、结束范围及其数据,也适用于多数据项及多状态值的数据的检索。
-
公开(公告)号:CN202798677U
公开(公告)日:2013-03-13
申请号:CN201220427286.8
申请日:2012-08-27
Applicant: 湖南大唐先一科技有限公司
IPC: H03M7/30
Abstract: 实时数据压缩器,包括基于多个DSP并行结构的数据压缩处理单元和基于FPGA的设备管理单元;多个DSP以菊花链方式串接在一起形成一个JTAG仿真链,所述DSP与FPGA之间通过HPI接口、GPIO接口和McBSP串口相连,所述FPGA上连接有JTAG接口仿真器和FLASH程序存储单元,所述FPGA的数据输入端通过相连的LVDS接口单元接收数据。该压缩器具有数据处理能力强、并行性能好、可靠性高、易于扩展的优点,可以广泛应用于实时数据压缩场合,特别是应用于卫星遥感、高空摄影等图像输入码速率高以及对重建图像质量、设备可靠性等方面有特殊要求的场合。
-
-
-
-
-