一种帧同步方法及装置
    1.
    发明授权

    公开(公告)号:CN108777670B

    公开(公告)日:2020-11-10

    申请号:CN201810552957.5

    申请日:2018-05-31

    Applicant: 清华大学

    Abstract: 一种帧同步方法及装置,包括:对于各周期内接收到的并行的同相正交IQ数据,分别进行如下处理:对当前周期接收到的IQ数据进行并行的复乘运算,获得对应于当前周期的一组差分相关值;对当前周期获得的差分相关值进行并行的相关运算,以获得对应于当前周期的一组相关值;根据获得的两组或两组以上相关值,进行帧同步处理。本发明实施例通过并行处理实现了频偏和相偏纠正前的帧同步,提升了并行解调处理的性能。

    一种定时同步恢复方法及系统

    公开(公告)号:CN109714144B

    公开(公告)日:2021-08-06

    申请号:CN201811406998.X

    申请日:2018-11-23

    Applicant: 清华大学

    Abstract: 本发明实施例提供了一种定时同步恢复方法及系统,方法包括:基于第一反馈参数,对接收到的并行信号进行采样点删补,输出调整后的时域并行信号及相应使能信号;基于第二反馈参数及所述使能信号,对所述时域并行信号经时频转换后的第一频域信号进行频域匹配滤波和定时相位恢复,得到第二频域信号;基于预设的Gardner算法,计算所述第二频域信号经频时转换后的时域信号的定时误差;基于所述时域信号的定时误差,获取所述第一反馈参数和所述第二反馈参数,以对所述并行信号进行定时同步恢复。本发明实施例提供的一种定时同步恢复方法及系统,通过预设的Gardner算法进行定时误差估计,并在频域进行定时调整,实现了在高速并行架构下的定时误差估计和定时调整。

    数字增益控制器及控制方法

    公开(公告)号:CN108777591B

    公开(公告)日:2020-06-02

    申请号:CN201810549026.X

    申请日:2018-05-31

    Applicant: 清华大学

    Abstract: 本发明提供一种数字增益控制器及控制方法,该控制器包括导频缓存模块、增益计算模块、帧数据延时模块和增益控制状态机,所述增益控制状态机,用于在导频存储状态下,使导频缓存模块对目标导频段按并行顺序存储预设数目的导频值;在增益因子更新状态下,使增益计算模块从导频缓存模块中调用导频值采用增益计算公式进行迭代计算,以获得各个导频值对应的增益因子并存储;在增益因子弹出状态下,使增益因子与所属目标导频段的导频点数据,以及与对应目标导频段的数据段的用户数据分别相乘计算后输出,可以大幅度提升基带的处理速度,拓展了基带处理芯片的适用范围。

    信道并行均衡方法及装置

    公开(公告)号:CN108616466B

    公开(公告)日:2020-12-01

    申请号:CN201810438125.0

    申请日:2018-05-09

    Applicant: 清华大学

    Abstract: 本发明实施例提供一种信道并行均衡方法及装置,该方法包括:根据每一路当前轮次并行数据及对应路的当前轮次权值系数,滤波获得每一路当前轮次并行数据对应路的当前轮次输出数据;根据每一路当前轮次并行数据及对应路的当前轮次输出数据更新当前轮次权值系数的变化量,获得下一轮次权值系数。本发明实施例通过根据每一路当前轮次并行数据及对应路的当前轮次权值系数,滤波获得每一路当前轮次并行数据对应路的当前轮次输出数据;根据每一路当前轮次并行数据及对应路的当前轮次输出数据更新当前轮次权值系数的变化量,获得下一轮次权值系数。由于信道并行均衡能同时对多路并行数据进行处理,相对于针对单路数据处理的信道串行均衡提高了处理效率。

    接收端的前导帧头脉冲的检测方法及接收端

    公开(公告)号:CN107102215B

    公开(公告)日:2019-09-20

    申请号:CN201710161830.6

    申请日:2017-03-17

    Applicant: 清华大学

    Abstract: 本发明公开基于ADS‑B技术的接收端的前导帧头脉冲的检测方法及接收端,涉及信号处理领域。其中,所述方法包括:接收航空器发送的第一脉冲序列;并将第一脉冲序列中各脉冲的幅值分别与第一预设阈值进行比较,得到比较结果,并根据比较结果确定需要进行能量检测的第二脉冲序列;及对第二脉冲序列中各脉冲分别进行能量检测,得到第三脉冲序列;及根据第一脉冲序列和第三脉冲序列计算得到用于相关分析的第四脉冲序列;及根据第四脉冲序列和预先产生的本地序列计算得到用于相关判别的数值;当判断数值大于或等于第二预设阈值时,检测得到第一脉冲序列中的前导帧头脉冲。通过本发明,接收端能够更准确地检测出前导帧头脉冲,以便于更好地实现ADS‑B链路。

    一种定时同步恢复方法及系统

    公开(公告)号:CN109714144A

    公开(公告)日:2019-05-03

    申请号:CN201811406998.X

    申请日:2018-11-23

    Applicant: 清华大学

    Abstract: 本发明实施例提供了一种定时同步恢复方法及系统,方法包括:基于第一反馈参数,对接收到的并行信号进行采样点删补,输出调整后的时域并行信号及相应使能信号;基于第二反馈参数及所述使能信号,对所述时域并行信号经时频转换后的第一频域信号进行频域匹配滤波和定时相位恢复,得到第二频域信号;基于预设的Gardner算法,计算所述第二频域信号经频时转换后的时域信号的定时误差;基于所述时域信号的定时误差,获取所述第一反馈参数和所述第二反馈参数,以对所述并行信号进行定时同步恢复。本发明实施例提供的一种定时同步恢复方法及系统,通过预设的Gardner算法进行定时误差估计,并在频域进行定时调整,实现了在高速并行架构下的定时误差估计和定时调整。

    接收端的前导帧头脉冲的检测方法及接收端

    公开(公告)号:CN107102215A

    公开(公告)日:2017-08-29

    申请号:CN201710161830.6

    申请日:2017-03-17

    Applicant: 清华大学

    Abstract: 本发明公开基于ADS‑B技术的接收端的前导帧头脉冲的检测方法及接收端,涉及信号处理领域。其中,所述方法包括:接收航空器发送的第一脉冲序列;并将第一脉冲序列中各脉冲的幅值分别与第一预设阈值进行比较,得到比较结果,并根据比较结果确定需要进行能量检测的第二脉冲序列;及对第二脉冲序列中各脉冲分别进行能量检测,得到第三脉冲序列;及根据第一脉冲序列和第三脉冲序列计算得到用于相关分析的第四脉冲序列;及根据第四脉冲序列和预先产生的本地序列计算得到用于相关判别的数值;当判断数值大于或等于第二预设阈值时,检测得到第一脉冲序列中的前导帧头脉冲。通过本发明,接收端能够更准确地检测出前导帧头脉冲,以便于更好地实现ADS‑B链路。

    一种基于LoRa的数据发送和接收方法

    公开(公告)号:CN108494527B

    公开(公告)日:2020-04-07

    申请号:CN201810230878.2

    申请日:2018-03-20

    Applicant: 清华大学

    Abstract: 本发明提供一种基于LoRa的数据发送和接收方法,其中,发送方法包括:对原始数据进行CRC编码,获取第一序列,其长度为第一参数;若当前信道极化为第二参数个子信道,则从各个子信道中选取信道容量最大的第一参数个子信道作为信息比特传输信道并记录编号;第二参数为极化长度;基于各编号,将第一序列中的各位信息放置在第二序列的对应位上,构成第三序列;第二序列的长度为第二参数、各位信息均为0;线性变换第三序列,获取第四序列;根据待删除位序号删除第四序列中的对应位,构成第五序列;通过LoRa模块对第五序列进行调制后发射。本发明提供的方法,增强了LoRa信道传输的抗干扰能力,提高了LoRa物联网的传输可靠性。

    一种帧同步方法及装置
    9.
    发明公开

    公开(公告)号:CN108777670A

    公开(公告)日:2018-11-09

    申请号:CN201810552957.5

    申请日:2018-05-31

    Applicant: 清华大学

    Abstract: 一种帧同步方法及装置,包括:对于各周期内接收到的并行的同相正交IQ数据,分别进行如下处理:对当前周期接收到的IQ数据进行并行的复乘运算,获得对应于当前周期的一组差分相关值;对当前周期获得的差分相关值进行并行的相关运算,以获得对应于当前周期的一组相关值;根据获得的两组或两组以上相关值,进行帧同步处理。本发明实施例通过并行处理实现了频偏和相偏纠正前的帧同步,提升了并行解调处理的性能。

    数字增益控制器及控制方法

    公开(公告)号:CN108777591A

    公开(公告)日:2018-11-09

    申请号:CN201810549026.X

    申请日:2018-05-31

    Applicant: 清华大学

    Abstract: 本发明提供一种数字增益控制器及控制方法,该控制器包括导频缓存模块、增益计算模块、帧数据延时模块和增益控制状态机,所述增益控制状态机,用于在导频存储状态下,使导频缓存模块对目标导频段按并行顺序存储预设数目的导频值;在增益因子更新状态下,使增益计算模块从导频缓存模块中调用导频值采用增益计算公式进行迭代计算,以获得各个导频值对应的增益因子并存储;在增益因子弹出状态下,使增益因子与所属目标导频段的导频点数据,以及与对应目标导频段的数据段的用户数据分别相乘计算后输出,可以大幅度提升基带的处理速度,拓展了基带处理芯片的适用范围。

Patent Agency Ranking