一种报文存储调度方法及装置

    公开(公告)号:CN105072048B

    公开(公告)日:2018-04-10

    申请号:CN201510618012.5

    申请日:2015-09-24

    IPC分类号: H04L12/801

    摘要: 本发明公开了一种报文存储调度方法,包括:获取待调度报文;根据预设写入条件,将相同特征信息的所述待调度报文存储在相同的存储阵列中;将所述待调度报文的特征信息与其存储于所述存储阵列中的地址信息的对应关系存储于缓存阵列中;获取各个存储阵列的当前条目信息,所述当前条目信息为用于指示各个存储阵列中的报文是否可以调度进入处理模块的有效位信息组;当所述当前条目信息指示有效时,对应存储阵列中的报文可调度进入所述处理模块;根据预设调度规则,从当前条目信息指示为有效的存储阵列中读取待调度报文进入所述处理模块。本申请解决了相同特征信息的报文在同一时间处理可能出现的阻塞和死锁的问题,具有操作简便、可靠性高的优点。

    一种基于处理器系统的FPGA验证方法及系统

    公开(公告)号:CN104363141B

    公开(公告)日:2017-12-12

    申请号:CN201410687270.4

    申请日:2014-11-25

    IPC分类号: H04L12/26

    摘要: 本发明公开一种基于处理器系统的现场可编程门阵列(FPGA)验证方法及系统。上述方法包括以下步骤:监控模块根据配置的待监控的协议特征字,监控特征协议的处理情况,若监控到所述特征协议的处理发生错误时,所述监控模块锁定出现错误的处理器的当前状态,在向量表中标记出现错误的处理器对应的向量位置,并发送错误报告信息至接口模块;所述接口模块根据接收的所述错误报告信息,获取并输出出现错误的处理器的协议处理内容以供分析。本发明公开的基于处理器系统的FPGA验证方法及系统,能够解决现有技术中处理器系统的FPGA验证难以有效调试及定位故障的问题。

    一种基于处理器系统的FPGA验证方法及系统

    公开(公告)号:CN104363141A

    公开(公告)日:2015-02-18

    申请号:CN201410687270.4

    申请日:2014-11-25

    IPC分类号: H04L12/26

    摘要: 本发明公开一种基于处理器系统的现场可编程门阵列(FPGA)验证方法及系统。上述方法包括以下步骤:监控模块根据配置的待监控的协议特征字,监控特征协议的处理情况,若监控到所述特征协议的处理发生错误时,所述监控模块锁定出现错误的处理器的当前状态,在向量表中标记出现错误的处理器对应的向量位置,并发送错误报告信息至接口模块;所述接口模块根据接收的所述错误报告信息,获取并输出出现错误的处理器的协议处理内容以供分析。本发明公开的基于处理器系统的FPGA验证方法及系统,能够解决现有技术中处理器系统的FPGA验证难以有效调试及定位故障的问题。

    cache一致性芯片地址带外读取检测方法及装置

    公开(公告)号:CN104331352A

    公开(公告)日:2015-02-04

    申请号:CN201410663826.6

    申请日:2014-11-19

    IPC分类号: G06F11/22

    摘要: 本发明提供一种高速缓存(cache)一致性芯片地址带外读取检测方法及系统。上述方法包括以下步骤:配置读取模块将配置信息传送至逻辑检测存储模块;所述逻辑检测存储模块根据所述配置信息记录报文信息;当一致性问题发生时,所述配置读取模块从所述逻辑检测存储模块读取所述报文信息。本发明提供的cache一致性芯片地址带外读取检测方法及装置,具有配置灵活、存储资源占用量少、可读性强、操作方便的特点。

    一种应用于高速协议处理器芯片的上电复位电路

    公开(公告)号:CN105759928A

    公开(公告)日:2016-07-13

    申请号:CN201610077604.5

    申请日:2016-02-03

    IPC分类号: G06F1/24

    CPC分类号: G06F1/24

    摘要: 本申请公开了一种应用于高速协议处理器芯片的上电复位电路,包括:电源端和复位控制电路;复位控制电路包括电压检测模块和复位控制模块;其中,电压检测模块,用于实时监测电源端的电源电压;复位控制模块,用于当电源电压小于或等于第一电压阈值,则启动复位动作,当电源电压大于或等于第二电压阈值,则终止复位动作。可见,本申请通过根据检测电源端的电源电压,并将该电源电压与第一电压阈值、第二电压阈值进行比较,并利用比较结果来控制启动复位或终止复位,由于该上电复位电路不依赖片外电容,所以在快速掉电和上电过程中具有非常好的复位效果以及二次复位效果,提高了复位可靠性。

    一种互补码键控译码电路

    公开(公告)号:CN103078708A

    公开(公告)日:2013-05-01

    申请号:CN201310001118.1

    申请日:2013-01-04

    发明人: 赵元 陈继承

    IPC分类号: H04L1/00

    摘要: 一种互补码键控译码电路,涉及解码领域,合理的对互补码键控解调和译码,使互补码键控译码装置有良好的可扩展性,包括数据采样接收模块、互补码键控解调模块、寄存比较模块和状态控制器,本发明对接收到的CCK符号进行采样,并转换为码片;并对所述码片按照CCK编码调制规则进行相位旋转,遍历所有相位取值,利用相位取值对接收的码片进行相关,获得相关值;暂存相关值,获得最大相关峰和最大相关峰值所对应的相位取值;在遍历所有相位取值后,输出所述最大相关峰和最大相关峰值所对应的相位取值,清除暂存的所有相关值、最大相关峰和最大相关峰值所对应的相位取值。本发明使得电路的规模和速度得到优化,适合大规模电路的模块化设计。

    一种应用于高速协议处理器芯片的上电复位电路

    公开(公告)号:CN105759928B

    公开(公告)日:2019-05-10

    申请号:CN201610077604.5

    申请日:2016-02-03

    IPC分类号: G06F1/24

    摘要: 本申请公开了一种应用于高速协议处理器芯片的上电复位电路,包括:电源端和复位控制电路;复位控制电路包括电压检测模块和复位控制模块;其中,电压检测模块,用于实时监测电源端的电源电压;复位控制模块,用于当电源电压小于或等于第一电压阈值,则启动复位动作,当电源电压大于或等于第二电压阈值,则终止复位动作。可见,本申请通过根据检测电源端的电源电压,并将该电源电压与第一电压阈值、第二电压阈值进行比较,并利用比较结果来控制启动复位或终止复位,由于该上电复位电路不依赖片外电容,所以在快速掉电和上电过程中具有非常好的复位效果以及二次复位效果,提高了复位可靠性。

    一种远端代理带目录的缓存一致性处理方法与系统

    公开(公告)号:CN105045729B

    公开(公告)日:2018-11-23

    申请号:CN201510567913.6

    申请日:2015-09-08

    IPC分类号: G06F12/0866 H04L29/08

    摘要: 本发明公开了一种远端代理带目录的缓存一致性处理方法与系统,令远端代理获取本地请求源发起的本地请求并进行处理,当收到来自所述远端代理的响应报文和数据时,将所述响应报文和数据返回所述本地请求源,并将对应的目录和数据分别写入目录缓存与数据缓存,判断是否有与所述远端代理的地址相同的其他目标请求,如果有则依次处理所述目标请求,从本地请求发送到远端代理占据一项目录和数据缓存开始,至该笔请求的响应报文返回,在远端代理内部缓存资源失效为止的时间内,若有其它满足一定条件下同地址请求或侦听报文进入远端代理,该笔请求可以在远端代理内部直接处理,减少报文流转快速得到响应,无需跨节点操作,减小开销。

    cache一致性芯片地址带外读取检测方法及装置

    公开(公告)号:CN104331352B

    公开(公告)日:2018-03-09

    申请号:CN201410663826.6

    申请日:2014-11-19

    IPC分类号: G06F11/22

    摘要: 本发明提供一种高速缓存(cache)一致性芯片地址带外读取检测方法及系统。上述方法包括以下步骤:配置读取模块将配置信息传送至逻辑检测存储模块;所述逻辑检测存储模块根据所述配置信息记录报文信息;当一致性问题发生时,所述配置读取模块从所述逻辑检测存储模块读取所述报文信息。本发明提供的cache一致性芯片地址带外读取检测方法及装置,具有配置灵活、存储资源占用量少、可读性强、操作方便的特点。

    一种耦合报文信用释放方法及系统

    公开(公告)号:CN105429896A

    公开(公告)日:2016-03-23

    申请号:CN201510881872.8

    申请日:2015-12-03

    IPC分类号: H04L12/861

    CPC分类号: H04L49/90

    摘要: 本发明实施例公开了一种耦合报文信用释放方法及系统,包括:接收报文输出模块发出的报文;判断所述报文是否为耦合报文;若是,则将所述耦合报文中的每种报文按类型缓存,并记录所述耦合报文的报文类型信息;根据所述报文类型信息,判断所述耦合报文的每种报文是否均被各通道报文接收模块读取;若是,则释放一个信用至所述报文输出模块,可见,在本实施例中,只有耦合报文中的每个报文均被读取后,才会释放给报文输出模块一个信用,从而报文输出模块才有一个信用发送下一个耦合报文,从而平衡发送端与接收端的处理能力,不仅资源开销少,而且实现方式简单。