-
公开(公告)号:CN110933333A
公开(公告)日:2020-03-27
申请号:CN201911239433.1
申请日:2019-12-06
Applicant: 河海大学常州校区
Abstract: 本发明公开了一种基于FPGA的图像采集、存储与显示系统,包括摄像头控制模块、图像缓存模块、存储输出模块、显示时序控制模块、显示输出模块,摄像头控制模块采集图像数据并进行图像数据的格式转换,图像缓存模块接收并存储摄像头控制模块输出的格式转换后的图像数据,存储输出模块接收图像缓存模块输出的图像数据,并将图像数据输送至DDR中,显示输出模块接收图像缓存模块输出的图像数据,显示时序控制模块根据显示输出模块接收的图像显示的分辨率来产生对应的信号,并控制显示输出模块输出相应分辨率的信号并通过连接口输送至显示器上,本发明能够同时实现图像数据采集、存储、显示,有效提高了图像存储、显示的实时性。
-
公开(公告)号:CN110347968A
公开(公告)日:2019-10-18
申请号:CN201910609346.4
申请日:2019-07-08
Applicant: 河海大学常州校区
IPC: G06F17/14
Abstract: 本发明公开一种基于FPGA的优化FFT算法和装置,涉及集成电路数字信号处理技术领域。方法包括:响应于外部输入有待分析数据,存储相应数据;按照预设的读取规则读取已存储的待分析数据;对待分析数据进行预处理;基于预处理后的待分析数据以及预设的旋转因子进行基2-FFT的前两级蝶形计算;基于基2-FFT的前两级蝶形计算结果进行基2-FFT前两级之后的其它级蝶形计算,计算结果即为所述优化FFT算法的计算结果。本发明利用蝶形运算的前两级旋转因子取值有限的特性,通过预设旋转因子对传统的基2-FFT算法进行简化,从而实现可由输入序列快速得到前两级蝶形运算的结果,且本发明能够适用于任何2N(N≥2)点FFT运算,实现算法的有效加速。
-
公开(公告)号:CN110347968B
公开(公告)日:2023-06-13
申请号:CN201910609346.4
申请日:2019-07-08
Applicant: 河海大学常州校区
IPC: G06F17/14
Abstract: 本发明公开一种基于FPGA的优化FFT算法和装置,涉及集成电路数字信号处理技术领域。方法包括:响应于外部输入有待分析数据,存储相应数据;按照预设的读取规则读取已存储的待分析数据;对待分析数据进行预处理;基于预处理后的待分析数据以及预设的旋转因子进行基2‑FFT的前两级蝶形计算;基于基2‑FFT的前两级蝶形计算结果进行基2‑FFT前两级之后的其它级蝶形计算,计算结果即为所述优化FFT算法的计算结果。本发明利用蝶形运算的前两级旋转因子取值有限的特性,通过预设旋转因子对传统的基2‑FFT算法进行简化,从而实现可由输入序列快速得到前两级蝶形运算的结果,且本发明能够适用于任何2N(N≥2)点FFT运算,实现算法的有效加速。
-
-