-
公开(公告)号:CN119473663A
公开(公告)日:2025-02-18
申请号:CN202411709764.8
申请日:2024-11-27
Applicant: 武汉船舶通信研究所(中国船舶集团有限公司第七二二研究所)
Abstract: 本申请公开了一种兼容单处理器和多处理器的消息可靠传输装置,涉及消息可靠传输领域,本装置包括:设备接口封装层模块、可靠传输层模块和协议调度层模块;设备接口封装层模块,连接应用层中协议处理层与可靠传输层模块,用于从单处理器系统和多处理器系统获取目标消息并发送至协议调度层模块,并为可靠传输层模块提供数据缓存;可靠传输层模块,用于对目标消息进行可靠传输;协议调度层模块,连接可靠传输层模块和设备接口封装层模块,用于对目标消息进行消息格式封装和数据格式解析。本装置屏蔽系统单处理器和多处理器数据传输差异,同时适用于单处理器系统和多处理器系统,实现了不同处理器节点间的有效通信,提高了系统的通信效率。
-
公开(公告)号:CN116467249A
公开(公告)日:2023-07-21
申请号:CN202310309087.X
申请日:2023-03-27
Applicant: 武汉船舶通信研究所(中国船舶集团有限公司第七二二研究所)
Abstract: 本发明提供一种基于CPU和FPGA的数据传输处理方法及装置,属于数据传输处理技术领域,所述方法包括:利用CPU接收终端设备的业务数据,并将业务数据处理为待加密业务数据和待发送业务数据,以利用CPU与FPGA之间的私有协议将待加密业务数据传输至FPGA;基于FPGA的多任务核技术,利用FPGA调用对应的任务核对待加密业务数据进行并行加密处理,并将加密处理后的待加密数据反馈至CPU。本发明提供的基于CPU和FPGA的数据传输处理方法及装置,基于CPU+FPGA的硬件架构设计,综合运用CPU创建多线程、FPGA调用多业务核、CPU与FPGA数据传输速率根据业务量大小自适应调整等技术手段,在确保设备并发处理性能的前提下,实现设备内部数据并行处理、数据传输高效可靠、低时延的需求。
-
公开(公告)号:CN116388997A
公开(公告)日:2023-07-04
申请号:CN202310248425.3
申请日:2023-03-13
Applicant: 武汉船舶通信研究所(中国船舶集团有限公司第七二二研究所)
Abstract: 本申请公开了一种播控终端认证管理方法和系统。该方法包括通过认证节点服务器,获取目标播控终端上报的目标设备信息摘要,在认证节点服务器中所存储的设备信息摘要包含目标设备信息摘要的情况下,对目标播控终端的唯一标识和目标设备信息摘要进行加密,生成目标认证信息摘要;通过播控服务器,转发目标播控终端的唯一标识和目标认证信息摘要至播控管理平台;通过播控管理平台,对目标播控终端的唯一标识和数据库服务器中所存储的与目标播控终端的唯一标识对应的设备信息摘要进行加密,生成理论认证信息摘要,在目标认证信息摘要和理论认证信息摘要一致的情况下,确定目标播控终端认证成功。采用本方法能够提高对播控终端进行合法性认证的可靠性。
-
公开(公告)号:CN119646904A
公开(公告)日:2025-03-18
申请号:CN202411601067.0
申请日:2024-11-11
Applicant: 武汉船舶通信研究所(中国船舶集团有限公司第七二二研究所)
Abstract: 本申请公开了一种用于存储设备的安全防护USB集线器及授权方法,涉及到数据传输安全领域,USB集线器包括:USB集线器主体,用于连接多个USB存储设备;安全防护系统包括主控模块,用于对管理软件进行授权认证,得到白名单,以及接收管理软件发送的配置指令对接入的USB存储设备进行权限配置,存储模块,用于存储USB存储设备的设备描述符信息和权限配置信息;运算模块,用于对白名单进行哈希运算和签名;管理软件,对USB集线器进行白名单管理以及对USB存储设备进行权限设置并生成配置指令。本发明能够实现USB集线器与USB存储设备之间的一对一或一对多权限认证,提高了USB存储设备接入的安全性,保障主机的信息安全。
-
公开(公告)号:CN119621647A
公开(公告)日:2025-03-14
申请号:CN202411664068.X
申请日:2024-11-20
Applicant: 武汉船舶通信研究所(中国船舶集团有限公司第七二二研究所)
IPC: G06F15/163 , G06F21/71 , G06F9/54 , H04W56/00
Abstract: 本申请公开了一种基于WIFI的安全数据同步方法及装置,该方法包括:在目标设备的CPU侧通过多线程机制分别进行与多个设备中每个设备的业务数据互通,其中,目标设备通过交换机与多个设备连接,目标设备与多个设备为多业务、高并发设备,目标设备接收到对端设备发送的业务数据存入CPU缓存中等待进行业务处理;在CPU侧调用FPGA进行业务处理时,根据FPGA的当前处理情况确定CPU向FPGA发送数据的业务处理队列;根据FPGA内部不同业务处理情况,依据业务核数量和单个业务核处理性能,在CPU侧自动调整多重滑动窗口的大小;根据目标设备在系统中的并发需求和FPGA内单个业务核处理能力,在FPGA内针对每个业务功能分别部署多个业务核。
-
公开(公告)号:CN117251832A
公开(公告)日:2023-12-19
申请号:CN202311037438.2
申请日:2023-08-15
Applicant: 武汉船舶通信研究所(中国船舶集团有限公司第七二二研究所)
Abstract: 本发明提供了一种FPGA程序保护方法与装置,其中方法应用于FPGA芯片,包括:从外部的CPU加载FPGA文件;FPGA文件为包括待保护的FPGA程序及授权FPGA芯片的认证码的比特流文件;授权FPGA芯片的认证码是通过加密算法对授权FPGA芯片的唯一标识加密生成的;将授权FPGA芯片的认证码预置在FPGA芯片中;从FPGA芯片内部获取FPGA芯片的唯一标识,并通过所述加密算法对其进行加密,获得FPGA芯片的认证码;将FPGA芯片的认证码与预置的授权FPGA芯片的认证码进行匹配,根据匹配结果确定是否启用FPGA程序。本发明实现了控制FPGA程序的使用范围,对FPGA程序进行保护,避免被异常使用。
-
公开(公告)号:CN119621320A
公开(公告)日:2025-03-14
申请号:CN202411699487.7
申请日:2024-11-26
Applicant: 武汉船舶通信研究所(中国船舶集团有限公司第七二二研究所)
Abstract: 本申请公开了一种基于窗口滑动法的FPGA调用方法,包括:CPU监听端口的TCP/UDP数据,根据互通对象创建多个新的线程,每个线程独立记录与不同设备的交互信息;当多个线程同时收到业务数据时,CPU根据FPGA当前运行情况和处理不同的业务的性能,动态调整发送给FPGA业务数据的先后顺序;根据FPGA的运算能力,使用窗口滑动法,将待处理业务数据不断发送至FPGA,根据当前FPGA内正在进行的不同业务的运行情况,在窗口下根据每个不同业务的处理情况,动态调整每个业务子窗口的大小。本发明还公开了一种基于窗口滑动法的FPGA调用装置、相应的设备及存储介质。本发明将提高设备在同时处理大量不同业务时的高并发处理能力,确保设备满足高可靠、高并发、低时延的使用需求。
-
-
-
-
-
-