匹配滤波器
    2.
    发明公开

    公开(公告)号:CN1211859A

    公开(公告)日:1999-03-24

    申请号:CN96123179.3

    申请日:1996-12-26

    CPC classification number: H03H11/04 H03H17/02

    Abstract: 本发明提供又能保持运算速度,又能对整个电路进行刷新的匹配滤波器,追加地设定能保持在主抽样保持电路中应保持的部分模拟输入电压的多个辅助抽样保持电路,由与加减法电路等效的电路组成的第2加减法电路,以及择一地输出加减法电路或第2加减法电路中的一方的输出的多路复用器,由此设定能中止主抽样保持电路内的抽样保持电路和加减法电路的期间,并在该期间中进行刷新。若辅助抽样保持电路为1个,考虑到由漏泄引起的电压变动和输出电压的允许误差来设定刷新的间隔。

    地址转换器、交织器和去交织器

    公开(公告)号:CN1383618A

    公开(公告)日:2002-12-04

    申请号:CN01801780.0

    申请日:2001-05-22

    CPC classification number: H03M13/276 H03M13/271

    Abstract: 一种小规模和低功耗的交织器和去交织器。一种地址转换器包括对应于第一至第三级别的三个计数器(CNT1、CNT2和CNT3),并且各个计数器(CNT1、CNT2和CNT3)的输出被输入到查找表(LUT1、LUT2和LUT3)。预定周期的时钟(CK1)被输入到计数器(CNT3),使得数值“0”至“3”被重复输出。作为与计数器(CNT3)的输出“0”同步输出的进位(CO3)被作为时钟(CK2)输入到计数器(CNT2),从而计数器(CNT2)重复输出数值“0”至“4”。与计数器CNT2的输出“0”同步输出的输出进位(CO2)被作为时钟(CK3)输入到计数器(CNT1)中,从而计数器(CNT1)重复输出数值“0”至“15”。

    匹配滤波器电路
    4.
    发明公开

    公开(公告)号:CN1383612A

    公开(公告)日:2002-12-04

    申请号:CN01801758.4

    申请日:2001-05-15

    CPC classification number: H03H17/0254

    Abstract: 本发明提供一种电路规模小并且能够节约功耗的匹配滤波器电路。匹配滤波器电路的后级部分具有并联地与前级部分的输出信号(Dout1)相连的n个保持电路组(H21、H22、…H2n),各个保持电路组(H21~H2n)的输出端分别与乘法器电路(M21、M22、…M2n)相连。乘法器电路把保持电路组(H21~H2m)的输出分别乘以乘数(d21、d22、…d2m)。乘法器电路(M21~M2n)的输出被提供给加法器电路(ADD2)以计算总和(Dout2)(相关输出)。

    路径搜索方法,路径搜索器和移动终端

    公开(公告)号:CN1463506A

    公开(公告)日:2003-12-24

    申请号:CN02802136.3

    申请日:2002-01-17

    CPC classification number: H04B1/7113 H04B1/7117 H04B7/0613 H04B2201/70701

    Abstract: 通过计算单独赋予基站的若干发射天线的导频模式的共轭复数模式和去扩展部分(22)从接收信号获得的去扩展信号(ISI,ISQ)的复数乘积,分离部分(23)把若干发射天线中每个发射天线的去扩展信号的导频块和接收信号分开。随后,在利用分离信号(PLI1,PLQ1),(PLI2,PLQ2)产生来自若干发射天线中每个发射天线的发射信号的延迟简表之后,延迟简表组合部分(27)组合成用于多路径选择的延迟简表,并根据用于多路径选择的延迟简表,执行多路径选择。于是,在采用发射分集方案的DS-CDMA系统中,能够实现高度准确的路径搜索。

Patent Agency Ranking