电子元件
    1.
    发明公开

    公开(公告)号:CN110556239A

    公开(公告)日:2019-12-10

    申请号:CN201910423200.0

    申请日:2019-05-20

    Abstract: 一种电子元件(100),包括:电路基板模块(104),由多个层构成,并使用第一层(L1)至第八层(L8)的布线图案形成有初级侧电路(120)和次级侧电路(122,124);以及磁体芯(106),将初级侧电路(120)和次级侧电路(122,124)磁耦合。电路基板模块(104)包括:缺口部(104b),从两侧缘部朝向内侧形成为缺口状,收纳磁体芯(106)并将其定位于规定的安装位置;以及扩展部(104c),与缺口部(104b)相连,从电路基板模块(104)的两侧缘部向内侧形成为缺口状,并将磁体芯(106)的侧方比缺口部(104b)的收纳宽度(W1)更为扩展。由此,在将磁体芯(106)于缺口部(104b)内准确地进行了定位的状态下,能够进一步利用扩展部(104c)中的扩展空间来提高组装作业性。

    驱动电路
    2.
    发明公开
    驱动电路 审中-实审

    公开(公告)号:CN115085516A

    公开(公告)日:2022-09-20

    申请号:CN202210119383.9

    申请日:2022-02-08

    Abstract: 本发明的目的在于提供一种可提高屏蔽时间的精度的驱动电路。驱动电路包括:第一二极管;第一晶体管以及第二晶体管,在第一二极管为关断状态时成为关断状态,且在第一二极管为导通状态时成为导通状态;第一电容器;以及控制部,控制是否向开关元件输出脉冲信号,在开关元件为接通状态的情况且开关元件的集电极‑发射极间电压为第一规定电压值以上的情况下,第一二极管成为导通状态,第一晶体管以及第二晶体管成为导通状态,在开始对第一电容器进行来自电流源的电流的充电且两端的电压值成为大于第一规定电压值的第二规定电压值以上的屏蔽时间后,将异常检测信号输出至控制部,控制部根据异常检测信号停止向开关元件输出脉冲信号。

    电子元件
    3.
    发明公开

    公开(公告)号:CN110556238A

    公开(公告)日:2019-12-10

    申请号:CN201910423199.1

    申请日:2019-05-20

    Abstract: 一种电子元件(100),包括:电路基板模块(104),由多个层构成,并利用第一层(L1)至第八层(L8)的布线图案形成有初级侧电路(120)和次级侧电路(122,124);以及磁体芯(106),将初级侧电路(120)和次级侧电路(122,124)磁耦合。电路基板模块(104)包括:初级侧绕组(120b)、次级侧绕组(122b,124b),在磁体芯(106)的周围形成为渦状;以及第三层(L3)、第六层(L6),插入至初级侧绕组(120b)的第四层(L4)与次级侧绕组(122b)的第二层(L2)、初级侧绕组(120b)的第五层(L5)与次级侧绕组(124b)的第七层(L7)之间。由于第三层(L3)和第六层(L6)在电路基板模块(104)内作为绝缘层发挥功能,因此电子元件(100)的耐压性能提高。

    电子元件
    4.
    发明授权

    公开(公告)号:CN110556238B

    公开(公告)日:2024-06-11

    申请号:CN201910423199.1

    申请日:2019-05-20

    Abstract: 一种电子元件(100),包括:电路基板模块(104),由多个层构成,并利用第一层(L1)至第八层(L8)的布线图案形成有初级侧电路(120)和次级侧电路(122,124);以及磁体芯(106),将初级侧电路(120)和次级侧电路(122,124)磁耦合。电路基板模块(104)包括:初级侧绕组(120b)、次级侧绕组(122b,124b),在磁体芯(106)的周围形成为渦状;以及第三层(L3)、第六层(L6),插入至初级侧绕组(120b)的第四层(L4)与次级侧绕组(122b)的第二层(L2)、初级侧绕组(120b)的第五层(L5)与次级侧绕组(124b)的第七层(L7)之间。由于第三层(L3)和第六层(L6)在电路基板模块(104)内作为绝缘层发挥功能,因此电子元件(100)的耐压性能提高。

    电子元件
    5.
    发明授权

    公开(公告)号:CN110556239B

    公开(公告)日:2023-11-07

    申请号:CN201910423200.0

    申请日:2019-05-20

    Abstract: 一种电子元件(100),包括:电路基板模块(104),由多个层构成,并使用第一层(L1)至第八层(L8)的布线图案形成有初级侧电路(120)和次级侧电路(122,124);以及磁体芯(106),将初级侧电路(120)和次级侧电路(122,124)磁耦合。电路基板模块(104)包括:缺口部(104b),从两侧缘部朝向内侧形成为缺口状,收纳磁体芯(106)并将其定位于规定的安装位置;以及扩展部(104c),与缺口部(104b)相连,从电路基板模块(104)的两侧缘部向内侧形成为缺口状,并将磁体芯(106)的侧方比缺口部(104b)的收纳宽度(W1)更为扩展。由此,在将磁体芯(106)于缺口部(104b)内准确地进行了定位的状态下,能够进一步利用扩展部(104c)中的扩展空间来提高组装作业性。

    驱动电路装置
    6.
    发明公开
    驱动电路装置 审中-公开

    公开(公告)号:CN111697796A

    公开(公告)日:2020-09-22

    申请号:CN202010081544.0

    申请日:2020-02-06

    Abstract: 提供了一种驱动电路装置。栅极驱动器(100)具备:驱动器基板(102、104),能够安装于作为驱动对象的外部设备的IGBT模块(130);栅极驱动电路(122、124),形成于驱动器基板(102、104),对IGBT模块(130)的半导体元件(Q1、Q2)施加使用从输入连接器(110)外部输入的电源以及信号而生成的驱动信号;以及绝缘部件(120),配置为包围输入侧的驱动器基板(102)的周缘。

    驱动电路
    7.
    实用新型

    公开(公告)号:CN217335421U

    公开(公告)日:2022-08-30

    申请号:CN202220256933.7

    申请日:2022-02-08

    Abstract: 本实用新型的目的在于提供一种可提高屏蔽时间的精度的驱动电路。驱动电路包括:第一二极管;第一晶体管以及第二晶体管,在第一二极管为关断状态时成为关断状态,且在第一二极管为导通状态时成为导通状态;第一电容器;以及控制部,控制是否向开关元件输出脉冲信号,在开关元件为接通状态的情况且开关元件的集电极‑发射极间电压为第一规定电压值以上的情况下,第一二极管成为导通状态,第一晶体管以及第二晶体管成为导通状态,在开始对第一电容器进行来自电流源的电流的充电且两端的电压值成为大于第一规定电压值的第二规定电压值以上的屏蔽时间后,将异常检测信号输出至控制部,控制部根据异常检测信号停止向开关元件输出脉冲信号。

    电子元件
    8.
    实用新型

    公开(公告)号:CN209708803U

    公开(公告)日:2019-11-29

    申请号:CN201920729846.7

    申请日:2019-05-20

    Abstract: 一种电子元件(100),包括:电路基板模块(104),由多个层构成,并利用第一层(L1)至第八层(L8)的布线图案形成有初级侧电路(120)和次级侧电路(122,124);以及磁体芯(106),将初级侧电路(120)和次级侧电路(122,124)磁耦合。电路基板模块(104)包括:初级侧绕组(120b)、次级侧绕组(122b,124b),在磁体芯(106)的周围形成为渦状;以及第三层(L3)、第六层(L6),插入至初级侧绕组(120b)的第四层(L4)与次级侧绕组(122b)的第二层(L2)、初级侧绕组(120b)的第五层(L5)与次级侧绕组(124b)的第七层(L7)之间。由于第三层(L3)和第六层(L6)在电路基板模块(104)内作为绝缘层发挥功能,因此电子元件(100)的耐压性能提高。(ESM)同样的发明创造已同日申请发明专利

    电子元件
    9.
    实用新型

    公开(公告)号:CN209708802U

    公开(公告)日:2019-11-29

    申请号:CN201920729737.5

    申请日:2019-05-20

    Abstract: 一种电子元件(100),包括:电路基板模块(104),由多个层构成,并使用第一层(L1)至第八层(L8)的布线图案形成有初级侧电路(120)和次级侧电路(122,124);以及磁体芯(106),将初级侧电路(120)和次级侧电路(122,124)磁耦合。电路基板模块(104)包括:缺口部(104b),从两侧缘部朝向内侧形成为缺口状,收纳磁体芯(106)并将其定位于规定的安装位置;以及扩展部(104c),与缺口部(104b)相连,从电路基板模块(104)的两侧缘部向内侧形成为缺口状,并将磁体芯(106)的侧方比缺口部(104b)的收纳宽度(W1)更为扩展。由此,在将磁体芯(106)于缺口部(104b)内准确地进行了定位的状态下,能够进一步利用扩展部(104c)中的扩展空间来提高组装作业性。(ESM)同样的发明创造已同日申请发明专利

    驱动电路装置
    10.
    实用新型

    公开(公告)号:CN211959061U

    公开(公告)日:2020-11-17

    申请号:CN202020154656.X

    申请日:2020-02-06

    Abstract: 提供一种驱动电路装置。栅极驱动器(100)具备:驱动器基板(102、104),能够安装于作为驱动对象的外部设备的IGBT模块(130);栅极驱动电路(122、124),形成于驱动器基板(102、104),对IGBT模块(130)的半导体元件(Q1、Q2)施加使用从输入连接器(110)外部输入的电源以及信号而生成的驱动信号;以及绝缘部件(120),配置为包围输入侧的驱动器基板(102)的周缘。(ESM)同样的发明创造已同日申请发明专利

Patent Agency Ranking