-
公开(公告)号:CN101334746B
公开(公告)日:2011-11-16
申请号:CN200810131805.4
申请日:2008-06-24
Applicant: 株式会社日立产机系统
IPC: G06F11/00
CPC classification number: G06F1/24 , G06F11/0724 , G06F11/0793
Abstract: 本发明提供一种多组件系统,在该多组件系统中,不会对处于正常状态的组件的CPU产生影响,只可以对处于异常状态的组件的CPU进行复位。在通过公共总线连接多个至少具有CPU的组件而构成的多组件系统中,设置根据开关操作生成复位信号,并将其提供给各个组件的第一复位信号生成单元,并且对于该每个组件设置判定可否进行CPU复位的判定单元,判定单元在CPU处于正常状态时,禁止基于来自第一复位信号生成单元的复位信号的CPU的复位,在CPU处于异常状态时,根据来自第一复位信号生成单元的复位信号对CPU进行复位。
-
公开(公告)号:CN101334746A
公开(公告)日:2008-12-31
申请号:CN200810131805.4
申请日:2008-06-24
Applicant: 株式会社日立产机系统
IPC: G06F11/00
CPC classification number: G06F1/24 , G06F11/0724 , G06F11/0793
Abstract: 本发明提供一种多组件系统,在该多组件系统中,不会对处于正常状态的组件的CPU产生影响,只可以对处于异常状态的组件的CPU进行复位。在通过公共总线连接多个至少具有CPU的组件而构成的多组件系统中,设置根据开关操作生成复位信号,并将其提供给各个组件的第一复位信号生成单元,并且对于该每个组件设置判定可否进行CPU复位的判定单元,判定单元在CPU处于正常状态时,禁止基于来自第一复位信号生成单元的复位信号的CPU的复位,在CPU处于异常状态时,根据来自第一复位信号生成单元的复位信号对CPU进行复位。
-