液晶显示装置
    3.
    发明授权

    公开(公告)号:CN103033989B

    公开(公告)日:2015-08-26

    申请号:CN201210385190.4

    申请日:2012-09-29

    Abstract: 本发明涉及液晶显示装置,为了抑制信号线与取向膜阻挡部之间产生电场,具有形成在比显示区域更靠外侧的区域的、至少沿显示区域的两条不同的边形成的取向膜阻挡部,该取向膜阻挡部由对液状的取向膜材料具有疏水性的薄膜材料构成,并由第二导体层(SP)和第一导体层(SH)构成,该第二导体层(SP)在取向膜阻挡部的涂布时形成在第一基板侧的最上层,该第一导体层(SH)隔着绝缘膜配置在第二导体层(SP)的下层,并配置成,在从第二导体层(SP)侧俯视观察时第二导体层(SP)的长度方向的边缘部露出,第一导体层(SH)形成在配置在显示区域的边部的信号线与第二导体层(SP)之间的薄膜层上。

    液晶显示装置
    6.
    发明公开

    公开(公告)号:CN103033989A

    公开(公告)日:2013-04-10

    申请号:CN201210385190.4

    申请日:2012-09-29

    Abstract: 本发明涉及液晶显示装置,为了抑制信号线与取向膜阻挡部之间产生电场,具有形成在比显示区域更靠外侧的区域的、至少沿显示区域的两条不同的边形成的取向膜阻挡部,该取向膜阻挡部由对液状的取向膜材料具有疏水性的薄膜材料构成,并由第二导体层(SP)和第一导体层(SH)构成,该第二导体层(SP)在取向膜阻挡部的涂布时形成在第一基板侧的最上层,该第一导体层(SH)隔着绝缘膜配置在第二导体层(SP)的下层,并配置成,在从第二导体层(SP)侧俯视观察时第二导体层(SP)的长度方向的边缘部露出,第一导体层(SH)形成在配置在显示区域的边部的信号线与第二导体层(SP)之间的薄膜层上。

    调光装置
    7.
    发明公开
    调光装置 审中-实审

    公开(公告)号:CN116830025A

    公开(公告)日:2023-09-29

    申请号:CN202180094368.7

    申请日:2021-12-17

    Abstract: 调光装置(1)沿光的照射方向层叠有多个液晶单元。液晶单元(2、3)具备:第1基板(5),其设有多根第1金属布线(11);和第2基板(6),其设有多根第2金属布线(14),在与第1基板(5)之间夹着液晶层(8)。多根第1金属布线(11)分别在第1基板(5a)上的布线层中隔开间隔而设置。多根第2金属布线(14)分别在第2基板(6)上的布线层中隔开间隔而设置。关于多个液晶单元(2、3)中的至少一个液晶单元,在调光区域(AA)外侧的周边区域(GA)的整面中,多根第1金属布线(11)之间的间隙在上述光的照射方向上通过第2金属布线(14)而被遮光,多根第2金属布线(14)之间的间隙在光的照射方向上通过第1金属布线(11)而被遮光。

    显示装置
    9.
    发明授权

    公开(公告)号:CN103149758B

    公开(公告)日:2015-11-25

    申请号:CN201210543739.8

    申请日:2012-12-06

    Abstract: 本发明提供一种在制造阶段抑制静电破坏,提高成品率的显示装置。本发明的显示装置所具有的基板包括:显示部,在显示部上形成有多个像素电路、及相对于该多个像素电路成为公共基准电压的公共电极;N根(N≥3的整数)栅极信号线,其在所述显示部延伸;栅极驱动电路,其在所述显示部的外侧并排配置有N个与各所述栅极信号线连接并供给栅极信号的移位寄存器电路;公共电压主布线,其配置在所述栅极驱动电路的相对于所述显示部的更外侧;以及M根公共电压副布线,其在N个并排配置的所述移位寄存器电路的N-1个间隔中的M个(1≤M<N-1)间隔内,分别从所述公共电压主布线向所述公共电极延伸。

    驱动电路和显示装置
    10.
    发明授权

    公开(公告)号:CN102982774B

    公开(公告)日:2015-01-21

    申请号:CN201210336321.X

    申请日:2012-09-05

    CPC classification number: G09G3/3677 G09G2310/0281

    Abstract: 本发明提供一种驱动电路和显示装置。该驱动电路具有多个输出电路,该多个输出电路的每一个输出电路具有:扫描信号线;第一晶体管,控制该扫描信号线与时钟信号线之间的电连接;第一节点,与第一晶体管的栅极连接,在包含对扫描信号线输出有效电位的期间的期间、即第一期间内成为有效电位;第二晶体管,进行控制,以使得在第一期间以外的期间即第二期间内电连接控制无效信号线与第一节点,其中无效信号线保持不使晶体管导通的电位即无效电位;第二节点,与第二晶体管的栅极连接,其中,第二节点具有用于保持有效电位的2种充电定时。

Patent Agency Ranking