多处理系统
    1.
    发明公开

    公开(公告)号:CN1147650A

    公开(公告)日:1997-04-16

    申请号:CN96111046.5

    申请日:1996-06-19

    CPC classification number: G06F11/1458 G06F12/0806 G06F2201/82

    Abstract: 用于记录主存储器更新历程的运行记录存贮器,多个CPU将主存贮器的更新历程记录到两个运行记录存贮器的一个之内,并在检验点获得处将其上下文和高速缓冲存贮器的内容写入主存贮器。主存贮器的更新历程被从多个CPU中已经完成校验点处理的一个转换到多个记录存贮器中CPU尚未使用过的另一个内以记录主存贮器的更新历程。可以在不必等待多个CPU中其它一些CPU的校验点获得的情况下重新开始正常处理。

    具有检查点恢复功能的I/O控制设备

    公开(公告)号:CN1098490C

    公开(公告)日:2003-01-08

    申请号:CN97102091.4

    申请日:1997-01-28

    CPC classification number: G06F11/1407

    Abstract: 在一种计算机系统中,当CPU(1a,1b)执行I/O装置(4a,4b)的操作模式等的状态设定时,状态设定的运行记录数据被存储在设定运行记录存储区中。在计算机系统中发生故障时,I/O装置得到清除,且I/O装置的状态设定根据存储在设定运行记录存储区(34)中的状态设定运行记录数据而进行。因此,当过程重新开始时,I/O装置的状态能够被恢复到一个检查点的状态。

    多处理系统
    4.
    发明授权

    公开(公告)号:CN1096034C

    公开(公告)日:2002-12-11

    申请号:CN96111046.5

    申请日:1996-06-19

    CPC classification number: G06F11/1458 G06F12/0806 G06F2201/82

    Abstract: 用于记录主存储器更新历程的运行记录存贮器,多个CPU将主存贮器的更新历程记录到两个运行记录存贮器的一个之内,并在校验点获得处将其上下文和高速缓冲存贮器的内容写入主存贮器。主存贮器的更新历程被从多个CPU中已经完成校验点处理的一个转换到多个记录存贮器中CPU尚未使用过的另一个内以记录主存贮器的更新历程。可以在不必等待多个CPU中其它一些CPU的校验点获得的情况下重新开始正常处理。

    检查点处理加速装置
    5.
    发明公开

    公开(公告)号:CN1175732A

    公开(公告)日:1998-03-11

    申请号:CN97113166.X

    申请日:1997-05-30

    CPC classification number: G06F11/1407

    Abstract: 高速缓存进行数据更新时前象获取部分获取更新地址及更新前的数据并存放到前象存储部分中。高速缓存清仓执行部分利用此前象存储部分中存放的所有地址在系统总线上发出将更新状态的高速缓存块的内容反写到主存储器的命令。另一方面,主存储器状态恢复部分则向系统总线发出对前象存储部分中所存放的所有的更新前的数据按照重新所存放的开始顺序地更新反写到主存储器。

    具有检查点恢复功能的I/O控制设备

    公开(公告)号:CN1165344A

    公开(公告)日:1997-11-19

    申请号:CN97102091.4

    申请日:1997-01-28

    CPC classification number: G06F11/1407

    Abstract: 在一种计算机系统中,当CPU(1a,1b)执行I/O装置(4a,4b)的操作模式等的状态设定时,状态设定的运行记录数据被存储在设定运行记录存储区中。在计算机系统中发生故障时,I/O装置得到清除,且I/O装置的状态设定根据存储在设定运行记录存储区(34)中的状态设定运行记录数据而进行。因此,当过程重新开始时,I/O装置的状态能够被恢复到一个检查点的状态。

    检查点处理加速装置及具有该装置的计算机

    公开(公告)号:CN1111790C

    公开(公告)日:2003-06-18

    申请号:CN97113166.X

    申请日:1997-05-30

    CPC classification number: G06F11/1407

    Abstract: 高速缓存进行数据更新时前象获取部分获取更新地址及更新前的数据并存放到前象存储部分中。高速缓存清仓执行部分利用此前象存储部分中存放的所有地址在系统总线上发出将更新状态的高速缓存块的内容反写到主存储器的命令。另一方面,主存储器状态恢复部分则向系统总线发出对前象存储部分中所存放的所有的更新前的数据按照从新所存放的开始顺序地更新反写到主存储器。

    分散存储型多处理机系统及故障恢复方法

    公开(公告)号:CN1164710A

    公开(公告)日:1997-11-12

    申请号:CN97104511.9

    申请日:1997-03-18

    CPC classification number: G06F11/1438

    Abstract: 在经由通信开关10连接节点1,2,…,N,经由通信开关10进行节点间通信的系统中,节点具有为了使故障发生时的再执行成为可能。在某时刻取得关于自节点的检查点,在故障发生时从前面取得的检查点再次开始数据处理的功能,抑制对于经由通信开关10的其它节点的数据发送,在通信开关10中不存在发送中的数据的状态下,和其它所有节点同步地进行开始基于该功能的检查点的获取。

Patent Agency Ranking