-
公开(公告)号:CN1941905A
公开(公告)日:2007-04-04
申请号:CN200610095797.3
申请日:1997-09-02
Applicant: 株式会社东芝
Abstract: 信息传输方法中,比特流本身有抗差错性使重要信息如头信息,有错误时也能正确解码。编码装置中比特流重构电路(107)将同步信号加至编码器(103)以某种比特流单元编码所得的编码数据流的头,然后用指定信息插入电路(106)将指定信息插入每一比特流。每一指定信息表示重构重要头信息的信息的加入。通过在所得比特流中插入指定信息,可将重构信息加至比特流。故即使头信息有错误,使信息不能用于解码,也能通过使用指定信息指定的新重构信息作为替代继续进行正确解码。
-
公开(公告)号:CN1897709A
公开(公告)日:2007-01-17
申请号:CN200610108724.3
申请日:2003-01-20
Applicant: 株式会社东芝
CPC classification number: H04N19/00 , H04B1/662 , H04N19/103 , H04N19/105 , H04N19/124 , H04N19/132 , H04N19/136 , H04N19/137 , H04N19/142 , H04N19/152 , H04N19/172 , H04N19/176 , H04N19/46 , H04N19/463 , H04N19/503 , H04N19/52 , H04N19/573 , H04N19/577 , H04N19/58 , H04N19/61 , H04N19/70
Abstract: 通过自适应地在使用多个解码的视频信号作为参考帧并且为每个宏块从多个参考帧产生一个预测宏块图像的操作、从多个参考帧提取参考宏块并且使用该宏块的平均值作为一个预测宏块图像的操作、以及从多个参考帧提取参考宏块并且通过根据该参考帧和要被编码的帧之间的帧间距离进行线性外推或线性插值而产生一个预测宏块图像的操作之间切换,而解码一个视频图像。
-
公开(公告)号:CN1897704A
公开(公告)日:2007-01-17
申请号:CN200610108719.2
申请日:2003-01-20
Applicant: 株式会社东芝
CPC classification number: H04N19/00 , H04B1/662 , H04N19/103 , H04N19/105 , H04N19/124 , H04N19/132 , H04N19/136 , H04N19/137 , H04N19/142 , H04N19/152 , H04N19/172 , H04N19/176 , H04N19/46 , H04N19/463 , H04N19/503 , H04N19/52 , H04N19/573 , H04N19/577 , H04N19/58 , H04N19/61 , H04N19/70
Abstract: 通过自适应地在使用多个解码的视频信号作为参考帧并且为每个宏块从多个参考帧产生一个预测宏块图像的操作、从多个参考帧提取参考宏块并且使用该宏块的平均值作为一个预测宏块图像的操作、以及从多个参考帧提取参考宏块并且通过根据该参考帧和要被编码的帧之间的帧间距离进行线性外推或线性插值而产生一个预测宏块图像的操作之间切换,而解码一个视频图像。
-
公开(公告)号:CN1271815C
公开(公告)日:2006-08-23
申请号:CN97193909.8
申请日:1997-03-18
Applicant: 株式会社东芝
CPC classification number: H04N7/56 , G11B27/3027 , H04J3/0602 , H04J3/0605 , H04J3/07 , H04L1/004 , H04L1/0041 , H04L1/0045 , H04L1/0075 , H04L1/0083 , H04N19/61 , H04N19/68 , H04N19/89 , H04N21/234318 , H04N21/235 , H04N21/2383 , H04N21/2404 , H04N21/242 , H04N21/4307 , H04N21/435
Abstract: 解决在将纠错/检出编码及使用同步代码的同步恢复方法进行组合使用的编码装置中由同步代码的误检测而引起的伪同步或同步偏离的问题。具有将输入的多路化代码串(201)编码为由信息位和检查位构成的纠错/检出代码的编码部(212)和将同步代码插入到代码串(201)中预先决定的周期性的多个同步代码插入位置中的某一个位置、同时将信息位配置到代码串中的任意的位置而将检查位配置到代码串(201)中同步代码插入位置以外的位置从而组合成输出代码串(205)的代码串组合部(213)。
-
公开(公告)号:CN1253014C
公开(公告)日:2006-04-19
申请号:CN03800156.X
申请日:2003-01-20
Applicant: 株式会社东芝
IPC: H04N7/32
CPC classification number: H04N19/58 , H04N19/105 , H04N19/107 , H04N19/164 , H04N19/166 , H04N19/172 , H04N19/176 , H04N19/39 , H04N19/46 , H04N19/517 , H04N19/61 , H04N19/65 , H04N19/70 , H04N19/89 , H04N19/895
Abstract: 本发明的图像编码设备包括:视频编码单元(101-112),通过使用一个参考图像信号(141)编码一个输入视频信号(131)来生成一个视频码流(137);参考图像编码单元(113-115),通过编码参考图像信号(141)生成一个参考图像码流(147);和复用单元(117),通过复用该视频码流(137)和参考图像码流(147)生成一个输出码流(149)。
-
公开(公告)号:CN1172531C
公开(公告)日:2004-10-20
申请号:CN97191180.0
申请日:1997-09-02
Applicant: 株式会社东芝
CPC classification number: H04N21/4382 , H04L1/0041 , H04L1/0072 , H04L1/0075 , H04N7/52 , H04N19/65 , H04N19/66 , H04N19/68 , H04N19/69 , H04N19/70 , H04N19/89 , H04N21/235 , H04N21/2368 , H04N21/242 , H04N21/4302 , H04N21/4341 , H04N21/435 , H04N21/4425 , H04N21/84 , H04N21/8455
Abstract: 信息传输方法中,比特流本身有抗差错性使重要信息如头信息,有错误时也能正确解码。编码装置中比特流重构电路(107)将同步信号加至编码器(103)以某种比特流单元编码所得的编码数据流的头,然后用指定信息插入电路(106)将指定信息插入每一比特流。每一指定信息表示重构重要头信息的信息的加入。通过在所得比特流中插入指定信息,可将重构信息加至比特流。故即使头信息有错误,使信息不能用于解码,也能通过使用指定信息指定的新重构信息作为替代继续进行正确解码。
-
公开(公告)号:CN101018102B
公开(公告)日:2012-09-19
申请号:CN200610088687.4
申请日:1997-03-18
Applicant: 株式会社东芝
Abstract: 为了解决在将纠错/检出编码及使用同步代码的同步恢复方法进行组合使用的编码装置中由同步代码的误检测而引起的伪同步或同步偏离的问题,本发明提供一种编码装置和编码方法。具有将输入的多路化代码串(201)编码为由信息位和检查位构成的纠错/检出代码的编码部(212)和将同步代码插入到代码串(201)中预先决定的周期性的多个同步代码插入位置中的某一个位置、同时将信息位配置到代码串中的任意的位置而将检查位配置到代码串(201)中同步代码插入位置以外的位置从而组合成输出代码串(205)的代码串组合部(213)。
-
公开(公告)号:CN1921374B
公开(公告)日:2010-05-12
申请号:CN200610093891.5
申请日:1997-03-18
Applicant: 株式会社东芝
Abstract: 为了解决在将纠错/检出编码及使用同步代码的同步恢复方法进行组合使用的编码装置中由同步代码的误检测而引起的伪同步或同步偏离的问题,本发明提供一种编码装置和编码方法。具有将输入的多路化代码串(201)编码为由信息位和检查位构成的纠错/检出代码的编码部(212)和将同步代码插入到代码串(201)中预先决定的周期性的多个同步代码插入位置中的某一个位置、同时将信息位配置到代码串中的任意的位置而将检查位配置到代码串(201)中同步代码插入位置以外的位置从而组合成输出代码串(205)的代码串组合部(213)。
-
公开(公告)号:CN100593294C
公开(公告)日:2010-03-03
申请号:CN200410098328.8
申请日:1997-03-18
Applicant: 株式会社东芝
CPC classification number: H04N7/56 , G11B27/3027 , H04J3/0602 , H04J3/0605 , H04J3/07 , H04L1/004 , H04L1/0041 , H04L1/0045 , H04L1/0075 , H04L1/0083 , H04N19/61 , H04N19/68 , H04N19/89 , H04N21/234318 , H04N21/235 , H04N21/2383 , H04N21/2404 , H04N21/242 , H04N21/4307 , H04N21/435
Abstract: 一种译码装置和译码方法,解决在将纠错/检出编码及使用同步代码的同步恢复方法进行组合使用的编码装置中由同步代码的误检测而引起的伪同步或同步偏离的问题。具有将输入的多路化代码串201编码为由信息位和检查位构成的纠错/检出代码的编码部212和将同步代码插入到代码串201中预先决定的周期性的多个同步代码插入位置中的某一个位置、同时将信息位配置到代码串中的任意的位置而将检查位配置到代码串201中同步代码插入位置以外的位置从而组合成输出代码串205的代码串组合部213。
-
公开(公告)号:CN1326396C
公开(公告)日:2007-07-11
申请号:CN200410092992.1
申请日:2004-11-12
Applicant: 株式会社东芝
CPC classification number: G11B27/105 , G11B27/034 , G11B27/322 , G11B2220/2562
Abstract: 公开了再现设备和再现方法。一种再现设备具有读取部分(22),该部分读取光盘(D)中存储的图像信息,再现部分(23),该部分再现由读取部分读取的图像信息,指定部分(27-2),该部分指定再现图像信息上的对象,以及显示部分(30,32),该部分基于与指定部分指定的对象关联的扩展信息显示与对象相关的内容。
-
-
-
-
-
-
-
-
-