-
公开(公告)号:CN108345935A
公开(公告)日:2018-07-31
申请号:CN201710755161.5
申请日:2017-08-29
Applicant: 株式会社东芝
IPC: G06N3/06
CPC classification number: G06N3/0445 , G06N3/0472
Abstract: 一种积和运算器,谋求积和运算的高速化及低功耗。实施方式所涉及的积和运算器具备系数存储部、控制部、高位乘法部、高位累积部、低位乘法部和输出部。高位乘法部针对N个输入值的每个输入值计算将对应的输入值、对应的系数中对象位的值、和对象位的权重相乘后的高位乘法值。高位累积部计算将高位乘法值累积相加后的高位累积值。低位乘法部针对N个输入值的每个输入值计算将对应的输入值和对应的系数中小于停止位的位的值相乘后的低位乘法值。输出部在高位累积值超过边界值的情况下,将超过边界值后的范围的值作为乘法累加运算值进行输出。