基于引导加载程序启动设备的方法、装置及电子设备

    公开(公告)号:CN117850895A

    公开(公告)日:2024-04-09

    申请号:CN202410263773.2

    申请日:2024-03-07

    Abstract: 本申请实施例提供一种基于引导加载程序启动设备的方法、装置及电子设备。为了让引导加载程序可以兼容多种类型的存储介质,可以取需要兼容的多种类型的存储介质的最小可擦除单元的大小的公倍数作为第二引导加载程序的存储地址偏移量,从而在不同存储介质中存储第二阶段引导加载程序时,均可以基于该存储地址偏移量对第二阶段引导加载程序进行存储。由于针对不同类型的存储介质,记录在第一阶段引导加载程序中的存储地址偏移量是固定的,即采用相同的第一阶段引导加载程序,均能准确地从不同类型的存储介质中成功加载第二阶段引导加载程序,实现一种引导加载程序兼容多种存储介质,既节省成本,也使得设备的启动更加方便。

    分布式视频同步显示系统及视频同步显示方法、存储介质

    公开(公告)号:CN113453053B

    公开(公告)日:2022-05-06

    申请号:CN202110714744.X

    申请日:2021-06-25

    Inventor: 徐春晖

    Abstract: 本申请实施例提供了分布式视频同步显示系统及视频同步显示方法、存储介质,利用预设精密时钟同步协议使各输入节点、输出节点记录的同步时间戳同步,并离散化同步时间戳管理,输出节点计算第一同步时间戳与第二同步时间戳的目标差值,并在目标差值等于预设差值阈值的情况下,将接收到的目标视频帧切块上屏显示,从而增加了分布式系统中各输出节点输出图像的同步性。通过可调晶振配置系统频率,保持输出节点系统时钟频率同步,防止发生偏移,利用PID控制算法可以快速有效的收敛得到相位偏差,以进行VS信号相位调整,从而进一步提高各输出节点输出图像的同步性。

    分布式视频同步显示系统及视频同步显示方法、存储介质

    公开(公告)号:CN113453053A

    公开(公告)日:2021-09-28

    申请号:CN202110714744.X

    申请日:2021-06-25

    Inventor: 徐春晖

    Abstract: 本申请实施例提供了分布式视频同步显示系统及视频同步显示方法、存储介质,利用预设精密时钟同步协议使各输入节点、输出节点记录的同步时间戳同步,并离散化同步时间戳管理,输出节点计算第一同步时间戳与第二同步时间戳的目标差值,并在目标差值等于预设差值阈值的情况下,将接收到的目标视频帧切块上屏显示,从而增加了分布式系统中各输出节点输出图像的同步性。通过可调晶振配置系统频率,保持输出节点系统时钟频率同步,防止发生偏移,利用PID控制算法可以快速有效的收敛得到相位偏差,以进行VS信号相位调整,从而进一步提高各输出节点输出图像的同步性。

    时序信号生成方法、装置、逻辑电路板及存储介质

    公开(公告)号:CN110362524A

    公开(公告)日:2019-10-22

    申请号:CN201810322102.3

    申请日:2018-04-11

    Inventor: 瞿勇 徐春晖 杜皓

    Abstract: 本发明实施例提供了时序信号生成方法、装置、逻辑电路板及存储介质,该方法包括:接收主设备发送的时序设置指令,时序设置指令中携带针对待交互I2C设备的时序信号的时序片段的种类及顺序;按照时序设置指令中时序信号的时序片段的种类及顺序,生成目标时序信号。在本发明实施例的时序信号生成方法中,按照时序设置指令中时序信号的时序片段的种类及顺序,生成目标时序信号,可以生产指定类型的时序信号,从而满足不同种类的I2C设备的时序。在添加新的I2C设备后,不必添加新的寄存器,通过时序设置指令实现生成符合新的I2C设备的时序的时序信号,能够便于对新添加I2C设备的使用,节约时间成本。

    基于引导加载程序启动设备的方法、装置及电子设备

    公开(公告)号:CN117850895B

    公开(公告)日:2024-05-07

    申请号:CN202410263773.2

    申请日:2024-03-07

    Abstract: 本申请实施例提供一种基于引导加载程序启动设备的方法、装置及电子设备。为了让引导加载程序可以兼容多种类型的存储介质,可以取需要兼容的多种类型的存储介质的最小可擦除单元的大小的公倍数作为第二引导加载程序的存储地址偏移量,从而在不同存储介质中存储第二阶段引导加载程序时,均可以基于该存储地址偏移量对第二阶段引导加载程序进行存储。由于针对不同类型的存储介质,记录在第一阶段引导加载程序中的存储地址偏移量是固定的,即采用相同的第一阶段引导加载程序,均能准确地从不同类型的存储介质中成功加载第二阶段引导加载程序,实现一种引导加载程序兼容多种存储介质,既节省成本,也使得设备的启动更加方便。

    时序信号生成方法、装置、逻辑电路板及存储介质

    公开(公告)号:CN110362524B

    公开(公告)日:2021-04-09

    申请号:CN201810322102.3

    申请日:2018-04-11

    Inventor: 瞿勇 徐春晖 杜皓

    Abstract: 本发明实施例提供了时序信号生成方法、装置、逻辑电路板及存储介质,该方法包括:接收主设备发送的时序设置指令,时序设置指令中携带针对待交互I2C设备的时序信号的时序片段的种类及顺序;按照时序设置指令中时序信号的时序片段的种类及顺序,生成目标时序信号。在本发明实施例的时序信号生成方法中,按照时序设置指令中时序信号的时序片段的种类及顺序,生成目标时序信号,可以生产指定类型的时序信号,从而满足不同种类的I2C设备的时序。在添加新的I2C设备后,不必添加新的寄存器,通过时序设置指令实现生成符合新的I2C设备的时序的时序信号,能够便于对新添加I2C设备的使用,节约时间成本。

    一种多处理器电子设备
    7.
    实用新型

    公开(公告)号:CN208888804U

    公开(公告)日:2019-05-21

    申请号:CN201821832115.7

    申请日:2018-11-07

    Abstract: 本实用新型实施例提供了一种多处理器电子设备,该多处理器电子设备包括:主处理器、从处理器、模拟开关及存储器,主处理器与模拟开关连接,从处理器与模拟开关连接,模拟开关与存储器连接;当主处理器向模拟开关发送第一电信号,模拟开关在接收到第一电信号后,模拟开关连通主处理器以建立主处理器与存储器的通信连接,以使主处理器向存储器写入用于升级的程序或数据;当主处理器向模拟开关发送第二电信号,模拟开关在接收到第二电信号后,模拟开关连通从处理器以建立从处理器与存储器的通信连接,以使从处理器调用存储器中的程序或数据。从而实现了在不拆卸存储器的前提下,完成对存储器中程序的升级。

Patent Agency Ranking