开关量输出通道冗余容错控制方法及冗余开关量输出通道

    公开(公告)号:CN103293949B

    公开(公告)日:2016-02-03

    申请号:CN201310230877.5

    申请日:2013-06-08

    Abstract: 本申请公开了一种开关量输出通道冗余容错控制方法,应用于DEH控制系统模块三冗余开关量输出通道,该方法包括:所述开关量输出通道的输入端接收FPGA发出的控制信号,将所述控制信号进行处理获取输出信号,所述输出信号各自通过二极管直接并联冗余;所述开关量输出通道通过自检回读方式,判断所述开关量输出通道内部或外部是否故障;预先设置降级模式,当有故障发生时,按照所述降级模式进行输出量的输出。该方法通过三个独立的冗余开关量输出通道,具有降级模式,并通过自检回读机制,有效判断通道内部或外部故障,保障了运行过程的稳定性。本发明还公开了一种冗余开关量输出通道,极大的提高了整个系统的容错能力。

    一种时钟同步系统
    2.
    发明授权

    公开(公告)号:CN103326716B

    公开(公告)日:2016-06-15

    申请号:CN201310292514.4

    申请日:2013-07-11

    Abstract: 本申请提供了一种时钟同步系统,应用于多模冗余系统,所述多模冗余系统包括至少两个相互独立的同步模块,每个所述同步模块包括一个所述时钟同步系统,所述时钟同步系统包括:三取二功能器;第一全数字锁相环;同步计数器;第一曼彻斯特编码器;处理器;同步判断器。实现了多模冗余系统中所有时钟同步系统的计数时钟信号的同步和多模冗余系统中所有同步模块的时钟同步。

    一种时钟同步系统
    3.
    发明公开

    公开(公告)号:CN103326716A

    公开(公告)日:2013-09-25

    申请号:CN201310292514.4

    申请日:2013-07-11

    Abstract: 本申请提供了一种时钟同步系统,应用于多模冗余系统,所述多模冗余系统包括至少两个相互独立的同步模块,每个所述同步模块包括一个所述时钟同步系统,所述时钟同步系统包括:三取二功能器;第一全数字锁相环;同步计数器;第一曼彻斯特编码器;处理器;同步判断器。实现了多模冗余系统中所有时钟同步系统的计数时钟信号的同步和多模冗余系统中所有同步模块的时钟同步。

    开关量输出通道冗余容错控制方法及冗余开关量输出通道

    公开(公告)号:CN103293949A

    公开(公告)日:2013-09-11

    申请号:CN201310230877.5

    申请日:2013-06-08

    Abstract: 本申请公开了一种开关量输出通道冗余容错控制方法,应用于DEH控制系统模块三冗余开关量输出通道,该方法包括:所述开关量输出通道的输入端接收FPGA发出的控制信号,将所述控制信号进行处理获取输出信号,所述输出信号各自通过二极管直接并联冗余;所述开关量输出通道通过自检回读方式,判断所述开关量输出通道内部或外部是否故障;预先设置降级模式,当有故障发生时,按照所述降级模式进行输出量的输出。该方法通过三个独立的冗余开关量输出通道,具有降级模式,并通过自检回读机制,有效判断通道内部或外部故障,保障了运行过程的稳定性。本发明还公开了一种冗余开关量输出通道,极大的提高了整个系统的容错能力。

    一种时钟同步系统
    5.
    实用新型

    公开(公告)号:CN203563054U

    公开(公告)日:2014-04-23

    申请号:CN201320414485.X

    申请日:2013-07-11

    Abstract: 本实用新型提供了一种时钟同步系统,应用于多模冗余系统,所述多模冗余系统包括至少两个相互独立的同步模块,每个所述同步模块包括一个所述时钟同步系统,所述时钟同步系统包括:三取二功能器;与三取二功能器相连的第一全数字锁相环;与第一全数字锁相环相连的同步计数器;与第一全数字锁相环、同步计数器相连的第一曼彻斯特编码器;与三取二功能器相连的处理器;与处理器、同步计数器相连的同步判断器。实现了多模冗余系统中所有时钟同步系统的计数时钟信号的同步和多模冗余系统中所有同步模块的时钟同步。

    一种冗余开关量输出通道

    公开(公告)号:CN203561843U

    公开(公告)日:2014-04-23

    申请号:CN201320335269.6

    申请日:2013-06-08

    Abstract: 本申请公开了一种冗余开关量输出通道,应用于DEH控制系统模块三冗余开关量输出通道,该冗余开关量输出通道包括:三个相互独立的开关量输出通道、所述开关量输出通道的输出端分别通过二极管直接并联及与所述二极管的一端相连的开关量输出端。该实用新型通过三个独立的冗余开关量输出通道,具有降级模式,并通过自检回读机制,有效判断通道内部或外部故障,保障了运行过程的稳定性。另外,其输出端通过二极管直接并联冗余,并通过降级模式,从而极大的提高了整个系统的容错能力。

Patent Agency Ranking