-
公开(公告)号:CN102273219A
公开(公告)日:2011-12-07
申请号:CN200980154468.3
申请日:2009-12-30
Applicant: 晶像股份有限公司
IPC: H04N21/4623
CPC classification number: H04N7/163 , H04N21/4122 , H04N21/4367
Abstract: 在本发明的一实施例中,一方法包含在一高带宽数字内容保护接收装置中的一第一端口验证一高带宽数字内容保护传输装置。在一第一时间,高带宽数字内容保护接收装置中的一端口连接至高带宽数字内容保护接收装置的一高带宽数字内容保护结构的一信道。在一第二时间,一同步信号在高带宽数字内容保护接收装置的端口从高带宽数字内容保护传输装置所接收。当第一时间及第二时间的时间差距不大于由高带宽数字内容保护传输装置传送来的同步信号的周期时,在高带宽数字内容保护传输装置及高带宽数字内容保护接收装置之间,将可检测得一同步化的遗失。为响应该同步化的遗失,在高带宽数字内容保护传输装置及高带宽数字内容保护接收装置之间将进行一重新验证。
-
公开(公告)号:CN102273219B
公开(公告)日:2015-04-01
申请号:CN200980154468.3
申请日:2009-12-30
Applicant: 晶像股份有限公司
IPC: H04N21/4623
CPC classification number: H04N7/163 , H04N21/4122 , H04N21/4367
Abstract: 在本发明的一实施例中,一方法包含在一高带宽数字内容保护接收装置中的一第一端口验证一高带宽数字内容保护传输装置。在一第一时间,高带宽数字内容保护接收装置中的一端口连接至高带宽数字内容保护接收装置的一高带宽数字内容保护结构的一信道。在一第二时间,一同步信号在高带宽数字内容保护接收装置的端口从高带宽数字内容保护传输装置所接收。当第一时间及第二时间的时间差距不大于由高带宽数字内容保护传输装置传送来的同步信号的周期时,在高带宽数字内容保护传输装置及高带宽数字内容保护接收装置之间,将可检测得一同步化的遗失。为响应该同步化的遗失,在高带宽数字内容保护传输装置及高带宽数字内容保护接收装置之间将进行一重新验证。
-
公开(公告)号:CN103348304A
公开(公告)日:2013-10-09
申请号:CN201280007877.2
申请日:2012-02-06
Applicant: 晶像股份有限公司
CPC classification number: G06F1/3287 , G06F1/3246 , G06F1/3293 , Y02D10/122 , Y02D10/171 , Y02D50/20
Abstract: 本发明的实施例一般涉及低功率待机模式控制电路。本发明的装置的一实施例包括:处理器;接口,用于与第二装置的连接;以及运算电路,其中处理器在待机模式下禁用至运算电路的一个或多个功率连接。本装置还包括待机模式控制电路,该待机模式控制电路利用待机功率源进行操作,其中待机模式控制电路响应于激励信号检测来自第二装置的激励信号,待机模式控制电路发信号给处理器,该处理器启用运算电路的一个或多个功率连接。
-
-