-
公开(公告)号:CN101697596A
公开(公告)日:2010-04-21
申请号:CN200910207360.8
申请日:2005-06-24
申请人: 日本电气株式会社
CPC分类号: G02B3/005 , G02B27/2214 , H04N13/305
摘要: 本发明涉及一种图像显示设备。以从观看者侧的顺序,提供双凸透镜、显示面板和光源的图像显示设备中,当在水平方向中排列双凸透镜的圆柱透镜时,在显示面板的第一视点像素和第二视点像素中,形成其与在水平方向中的直线相交的边不平行于垂直方向的孔。而且,使在垂直方向中相互相邻的一对像素的孔的形状相对于作为轴、在水平方向中延伸的像素的边缘呈线对称。
-
公开(公告)号:CN1855211A
公开(公告)日:2006-11-01
申请号:CN200610077178.1
申请日:2006-04-27
申请人: 日本电气株式会社
CPC分类号: G09G3/3266 , G09G3/3275 , G09G2300/0842 , G09G2310/0248 , G09G2310/027 , G09G2320/0252 , G09G2330/021
摘要: 本发明提供一种不需要增加输出缓冲器的驱动能力,而能够提高灰度信号电压对像素电极的驱动能力的显示品质较高的显示装置以及数据驱动器。具有:显示部(101),其具有矩阵状设置在多根数据线(102)与多根扫描线(103)的交叉部中的多个像素电极(117)、以及漏极与源极的一方与像素电极相连接,漏极与源极的另一方与数据线相连接,栅极与扫描线相连接的TFT(105);对多根扫描线以给定的扫描周期分别供给扫描信号的栅极驱动器(108);数据驱动器(109),其具有将视频数据变换成灰度信号的D/A变换电路(202)、以给定的输出周期依次放大输出上述灰度信号的多个缓冲放大器(201)、以及具有分别连接在多个缓冲放大器的输出端与多根数据线之间的多个开关(250)的输出开关电路(114);延迟控制电路(115),其控制栅极驱动器(108),使得上述给定的扫描周期相对上述给定的输出周期延迟给定的延迟期间;输出开关控制电路(116),其在上述给定的延迟期间中,将输出开关电路(114)控制为断开状态;以及对上述视频数据、栅极驱动器(108)、数据驱动器(109)、延迟控制电路(115)、以及输出开关控制电路(116)分别进行控制的显示控制器(120)。
-
公开(公告)号:CN100536326C
公开(公告)日:2009-09-02
申请号:CN200610139616.2
申请日:2006-09-26
申请人: 日本电气株式会社
CPC分类号: H03F3/45183 , G09G3/3688 , G09G2310/027 , H03F2203/45616 , H03F2203/45631 , H03F2203/45656 , H03F2203/45682 , H03F2203/45728 , H03M1/765
摘要: 一种差动放大器,包括:源极连接到固定电源的晶体管(M1);负载电路,具备源极连接到电源、经由电容而与晶体管(M1)的栅极连接的晶体管(M2);第三及第四晶体管(M3、M4),源极共同连接,漏极分别连接到晶体管(M1、M2)的漏极而构成差动对;电流源(M9),向差动对供给电流;还包括:连接在晶体管(M2)的栅极与晶体管(M4)的漏极间的开关(S1);输入连接晶体管(M2)的漏极,输出连接输出端子的放大器(903);分别连接在晶体管(M4)的栅极与第一及第三输入端子间的开关(S2、S3);连接在晶体管(M3)的栅极与第二输入端子间的开关(S4);连接在晶体管(M3)的栅极与输出端子间的开关(S5)。
-
公开(公告)号:CN101339315A
公开(公告)日:2009-01-07
申请号:CN200810212639.0
申请日:2005-07-14
申请人: 日本电气株式会社
IPC分类号: G02F1/133 , G02F1/1362 , G09G3/36 , G09G3/20 , G02B27/22
CPC分类号: G09G3/003 , G09G3/3614 , G09G3/3648 , G09G2300/0452 , H04N13/305
摘要: 在液晶显示设备中,一个显示像素具有总共六个子像素,即针对左眼的红色子像素、针对左眼的绿色子像素、针对左眼的蓝色子像素、针对右眼的红色子像素、针对右眼的绿色子像素以及针对右眼的蓝色子像素。将这些子像素排列在方形区域中,两个排列在栅极线沿着其延伸的水平方向,三个排列在数据线沿着其延伸的垂直方向上。每一次当对三条栅极线进行扫描时且逐帧地对数据线相对于公共电极电位的极性进行反相。
-
公开(公告)号:CN1941615A
公开(公告)日:2007-04-04
申请号:CN200610139616.2
申请日:2006-09-26
申请人: 日本电气株式会社
CPC分类号: H03F3/45183 , G09G3/3688 , G09G2310/027 , H03F2203/45616 , H03F2203/45631 , H03F2203/45656 , H03F2203/45682 , H03F2203/45728 , H03M1/765
摘要: 一种差动放大器,包括:源极连接到固定电源的晶体管(M1);负载电路,具备源极连接到电源、经由电容而与晶体管(M1)的栅极连接的晶体管(M2);第三及第四晶体管(M3、M4),源极共同连接,漏极分别连接到晶体管(M1、M2)的漏极而构成差动对;电流源(M9),向差动对供给电流;还包括:连接在晶体管(M2)的栅极与晶体管(M4)的漏极间的开关(S1);输入连接晶体管(M2)的漏极,输出连接输出端子的放大器(903);分别连接在晶体管(M4)的栅极与第一及第三输入端子间的开关(S2、S3);连接在晶体管(M3)的栅极与第二输入端子间的开关(S4);连接在晶体管(M3)的栅极与输出端子间的开关(S5)。
-
公开(公告)号:CN101026358B
公开(公告)日:2011-08-24
申请号:CN200710003188.5
申请日:2007-02-25
申请人: 日本电气株式会社
发明人: 入口雅夫
CPC分类号: H03F3/45183 , H03F3/45753 , H03F3/45762 , H03F2200/453 , H03F2203/45212 , H03F2203/45588 , H03F2203/45616 , H03F2203/45652 , H03F2203/45681 , H03F2203/45726
摘要: 本发明提供抑制了输入电容以及元件偏差和噪声的影响的高精度的偏移消除放大器。该放大器包括差动对(M5、M6)、差动对(M3、M4)、与两个差动对共同连接的负载电路(M1、M2)、电流源(M8、M9)、放大级(103)、电容(C1)以及电容(C2),电容(C1)与差动对(M5、M6)的晶体管(M5)的栅极连接,在数据输出期间的第一期间,输出电压(Vout)及参考电压(Vref)被输入差动对(M5、M6)的栅极中,电容(C2)与晶体管(M6)的栅极被断开,在此状态下,输出电压(Vout)被储存到电容(C1)和电容(C2)中,输入电压(Vin)被共同输入差动对(M3、M4)的栅极中,在第二期间,电容(C2)与电容(C1)被断开并与差动对(M5、M6)的晶体管(M6)的栅极连接,输出电压(Vout)及参考电压(Vref)被储存到电容(C1)和电容(C2)中,在第三期间,差动对(M5、M6)的栅极被断开输出电压(Vout)及参考电压(Vref)的供应,并输入电容(C1)和电容(C2)的储存电压,输出电压(Vout)及输入电压(Vin)被输入差动对(M3、M4)的栅极中。
-
公开(公告)号:CN101026358A
公开(公告)日:2007-08-29
申请号:CN200710003188.5
申请日:2007-02-25
申请人: 日本电气株式会社
发明人: 入口雅夫
CPC分类号: H03F3/45183 , H03F3/45753 , H03F3/45762 , H03F2200/453 , H03F2203/45212 , H03F2203/45588 , H03F2203/45616 , H03F2203/45652 , H03F2203/45681 , H03F2203/45726
摘要: 本发明提供抑制了输入电容以及元件偏差和噪声的影响的高精度的偏移消除放大器。该放大器包括差动对(M5、M6)、差动对(M3、M4)、与两个差动对共同连接的负载电路(M1、M2)、电流源(M8、M9)、放大级(103)、电容(C1)以及电容(C2),电容(C1)与差动对(M5、M6)的晶体管(M5)的栅极连接,在数据输出期间的第一期间,输出电压(Vout)及参考电压(Vref)被输入差动对(M5、M6)的栅极中,电容(C2)与晶体管(M6)的栅极被断开,在此状态下,输出电压(Vout)被储存到电容(C1)和电容(C2)中,输入电压(Vin)被共同输入差动对(M3、M4)的栅极中,在第二期间,电容(C2)与电容(C1)被断开并与差动对(M5、M6)的晶体管(M6)的栅极连接,输出电压(Vout)及参考电压(Vref)被储存到电容(C1)和电容(C2)中,在第三期间,差动对(M5、M6)的栅极被断开输出电压(Vout)及参考电压(Vref)的供应,并输入电容(C1)和电容(C2)的储存电压,输出电压(Vout)及输入电压(Vin)被输入差动对(M3、M4)的栅极中。
-
公开(公告)号:CN101013882B
公开(公告)日:2010-11-10
申请号:CN200710007523.9
申请日:2007-02-01
申请人: 日本电气株式会社
CPC分类号: H03F3/45183 , H03F1/26 , H03F2200/372 , H03F2203/45548 , H03F2203/45616 , H03M1/765
摘要: 本发明提供一种避免电源及信号噪声、开关噪声的影响,并可进行多个输入参考电压的运算输出的差动放大器。其包括:第一、第二、第三输入端子(1、2、3);输出端子(4);构成第一、第二差动对的晶体管对(531、532)、(533、534),它们的输出对共同连接在负载电路(537、538)上,并分别由对应的电流源(535、536)进行驱动;放大级(539),其输入端连接在所述负载电路与第一、第二差动对的输出对的共同连接点的至少一个上,且输出端连接在输出端子上;在所述第二差动对的输入对上输入来自第三输入端子的信号和来自所述输出端子的反馈信号,在所述第一差动对的输入对与第一、第二输入端子(1、2)之间具行第一、第二开关(SW1、SW2);在所述第一差动对的输入对和第一、第二开关(SW1、SW2)的各个连接点与基准电压端子之间具有第一、第二电容(C1、C2)。也可以将第一、第二、第三输入端子(1、2、3)作为一个端子,并顺次输入电压。
-
公开(公告)号:CN100527608C
公开(公告)日:2009-08-12
申请号:CN200610154379.7
申请日:2006-09-26
申请人: 日本电气株式会社
CPC分类号: H03F3/45183 , G09G3/3685 , G09G2310/027 , H03F3/505 , H03F2203/45616 , H03F2203/45674 , H03F2203/5021 , H03F2203/5039
摘要: 本发明提供一种减小译码器面积并进行高精度输出的多值差动放大器。具备:第一差动对(101、102)和第二差动对(103、104);与第一和第二差动对的输出对公共连接的负载电路;对第一和第二差动对供给电流的第一和第二电流源;接收第一和第二差动对的公共的输出信号,充电或放电驱动输出端子的放大级;和切换控制对第一和第二差动对的差动输入的信号输入的控制电路,数据输出期间包括第一和第二期间,在第一期间对第一差动对的差动输入输入输出端子的电压Vout和参考电压Vref,将Vout和Vref分别蓄积在与第一差动对的差动输入连接的第一和第二电容,对第二差动对的差动输入输入第一和第二电压,在第二期间,第一差动对的差动输入与输出端子的电压和参考电压的供给断开,被输入第一和第二电容的蓄积电压,对第二差动对的差动输入输入Vout和第三电压。
-
公开(公告)号:CN100505023C
公开(公告)日:2009-06-24
申请号:CN200610077178.1
申请日:2006-04-27
申请人: 日本电气株式会社
CPC分类号: G09G3/3266 , G09G3/3275 , G09G2300/0842 , G09G2310/0248 , G09G2310/027 , G09G2320/0252 , G09G2330/021
摘要: 本发明提供一种不需要增加输出缓冲器的驱动能力,而能够提高灰度信号电压对像素电极的驱动能力的显示品质较高的显示装置以及数据驱动器。具有:显示部(101),其具有矩阵状设置在多根数据线(102)与多根扫描线(103)的交叉部中的多个像素电极(117)、以及漏极与源极的一方与像素电极相连接,漏极与源极的另一方与数据线相连接,栅极与扫描线相连接的TFT(105);对多根扫描线以给定的扫描周期分别供给扫描信号的栅极驱动器(108);数据驱动器(109),其具有将视频数据变换成灰度信号的D/A变换电路(202)、以给定的输出周期依次放大输出上述灰度信号的多个缓冲放大器(201)、以及具有分别连接在多个缓冲放大器的输出端与多根数据线之间的多个开关(250)的输出开关电路(114);延迟控制电路(115),其控制栅极驱动器(108),使得上述给定的扫描周期相对上述给定的输出周期延迟给定的延迟期间;输出开关控制电路(116),其在上述给定的延迟期间中,将输出开关电路(114)控制为断开状态;以及对上述视频数据、栅极驱动器(108)、数据驱动器(109)、延迟控制电路(115)、以及输出开关控制电路(116)分别进行控制的显示控制器(120)。
-
-
-
-
-
-
-
-
-