IC芯片
    3.
    发明公开
    IC芯片 有权

    公开(公告)号:CN111492591A

    公开(公告)日:2020-08-04

    申请号:CN201880081294.1

    申请日:2018-12-13

    IPC分类号: H04B3/02 H03H7/06 H04B1/00

    摘要: 接收侧IC芯片(1a)包括:焊盘(15),连接到芯片外部的、特性阻抗(Z0)为50Ω的传输线(2);信号线(16),一端连接到焊盘(15);接收侧输入单元电路(10),接收经由传输线(2)从发送侧IC芯片发送的信号(S);终端电阻器(11),具有50Ω的电阻并用于阻抗匹配,连接在预定电压与信号线(16)的另一端之间,并且终止传输线(2);以及电容器(12),插入在信号线(16)和终端电阻器(11)的连接点(A)与接收侧输入单元电路(10)的输入端子(In)之间。DC阻断电路包括电容器(12)。

    IC芯片
    4.
    发明授权
    IC芯片 有权

    公开(公告)号:CN111492591B

    公开(公告)日:2022-05-17

    申请号:CN201880081294.1

    申请日:2018-12-13

    IPC分类号: H04B3/02 H03H7/06 H04B1/00

    摘要: 接收侧IC芯片(1a)包括:焊盘(15),连接到芯片外部的、特性阻抗(Z0)为50Ω的传输线(2);信号线(16),一端连接到焊盘(15);接收侧输入单元电路(10),接收经由传输线(2)从发送侧IC芯片发送的信号(S);终端电阻器(11),具有50Ω的电阻并用于阻抗匹配,连接在预定电压与信号线(16)的另一端之间,并且终止传输线(2);以及电容器(12),插入在信号线(16)和终端电阻器(11)的连接点(A)与接收侧输入单元电路(10)的输入端子(In)之间。DC阻断电路包括电容器(12)。

    信号生成装置
    5.
    发明公开

    公开(公告)号:CN107925416A

    公开(公告)日:2018-04-17

    申请号:CN201680049030.9

    申请日:2016-08-19

    IPC分类号: H03M1/66 H04J11/00

    摘要: 在以往的CMOS平台的DAC中,其模拟输出频带为15GHz左右而不足,成为实现通信系统的大容量化时的瓶颈之一。在现有技术中,即使使用多个DAC也只能获得具有与单个的DAC的频带相同频带的输出。此外,即便是能够获得与单个的DAC相比宽频带的输出的结构,也存在与电路构成的非对称性相关联的问题。在本发明的信号发生装置中,将多个通常的DAC组合,来实现超过单个的DAC的输出频带的更宽频带的模拟输出,还消除电路构成的非对称性的问题。在频域将所希望信号分离为低频信号和高频信号,并在数字区域进行使高频信号的振幅为常数(r)倍,在频率轴上移动而与低频信号重叠的一系列操作。各DAC的输出由模拟多路复用器开关。还公开了适合于多载波信号的发生的构成例。

    模拟多路复用器核心电路和模拟多路复用器电路

    公开(公告)号:CN107852160A

    公开(公告)日:2018-03-27

    申请号:CN201680043321.7

    申请日:2016-07-21

    IPC分类号: H03K17/62 H03F3/45 H04L27/36

    摘要: 一种模拟多路复用器核心电路(120A)包括:包括两个晶体管(Q1,Q2)的差分对(121)、包括两个晶体管(Q3、Q4)的差分对(122)、包括两个晶体管(Q5、Q6)的差分对(123)、以及致使电流(IEE)流动的恒流源(124)。该模拟多路复用器核心电路(120A)对两个模拟信号(Ain1、Ain2)进行时分多路复用并输出经时分多路复用的模拟信号(Aout)。每个发射极电阻器(REA1、REA2、REA3、REA4)被连接到晶体管(Q1、Q2、Q3、Q4)中对应的一个。此时,满足了“REA·IEE≥输入模拟信号的幅度”的关系。结果,通过扩大差分对(121、122)的线性响应输入范围可以确保响应的线性度。

    电流开关单元与数/模转换器

    公开(公告)号:CN102292915B

    公开(公告)日:2014-01-29

    申请号:CN201080005257.6

    申请日:2010-01-28

    IPC分类号: H03M1/74

    CPC分类号: H03M1/662 H03M1/742

    摘要: 两个D触发器(D-FFMA、D-FFMB)将数字输入信号(DM)划分为两个,并依靠时钟信号(CLK)和互补时钟信号(CLKB)输出两个重新定时的半速率信号(DMR-A、DMR-B)。第一和第二开关(SM1,SM2)由这两个半速率信号(DMR-A、DMR-B)驱动,第三和第四开关(SM3,SM4)由频率与时钟信号(CLK)相同但相位不同的选择信号(SW)和互补选择信号(SWB)驱动。基于此,使从电流源(1)馈入到负载(4)的电流成为与两倍于时钟信号(CLK)频率的转换频率相对应的电流信号。

    信号生成装置
    8.
    发明授权

    公开(公告)号:CN107925416B

    公开(公告)日:2021-05-28

    申请号:CN201680049030.9

    申请日:2016-08-19

    IPC分类号: H03M1/66 H04J11/00

    摘要: 在以往的CMOS平台的DAC中,其模拟输出频带为15GHz左右而不足,成为实现通信系统的大容量化时的瓶颈之一。在现有技术中,即使使用多个DAC也只能获得具有与单个的DAC的频带相同频带的输出。此外,即便是能够获得与单个的DAC相比宽频带的输出的结构,也存在与电路构成的非对称性相关联的问题。在本发明的信号发生装置中,将多个通常的DAC组合,来实现超过单个的DAC的输出频带的更宽频带的模拟输出,还消除电路构成的非对称性的问题。在频域将所希望信号分离为低频信号和高频信号,并在数字区域进行使高频信号的振幅为常数(r)倍,在频率轴上移动而与低频信号重叠的一系列操作。各DAC的输出由模拟多路复用器开关。还公开了适合于多载波信号的发生的构成例。

    模拟多路复用器核心电路和模拟多路复用器电路

    公开(公告)号:CN107852160B

    公开(公告)日:2021-05-14

    申请号:CN201680043321.7

    申请日:2016-07-21

    IPC分类号: H03K17/62 H03F3/45 H04L27/36

    摘要: 一种模拟多路复用器核心电路(120A)包括:包括两个晶体管(Q1,Q2)的差分对(121)、包括两个晶体管(Q3、Q4)的差分对(122)、包括两个晶体管(Q5、Q6)的差分对(123)、以及致使电流(IEE)流动的恒流源(124)。该模拟多路复用器核心电路(120A)对两个模拟信号(Ain1、Ain2)进行时分多路复用并输出经时分多路复用的模拟信号(Aout)。每个发射极电阻器(REA1、REA2、REA3、REA4)被连接到晶体管(Q1、Q2、Q3、Q4)中对应的一个。此时,满足了“REA·IEE≥输入模拟信号的幅度”的关系。结果,通过扩大差分对(121、122)的线性响应输入范围可以确保响应的线性度。