-
公开(公告)号:CN113096701A
公开(公告)日:2021-07-09
申请号:CN202011539051.3
申请日:2020-12-23
申请人: 意法半导体股份有限公司
发明人: M·F·佩罗尼 , F·E·C·迪塞格尼 , M·卡鲁索 , C·托尔蒂
IPC分类号: G11C8/10 , G11C7/18 , G11C5/02 , G11C11/407
摘要: 本公开的各实施例涉及存储器设备及其操作方法。实施例的非易失性存储器设备包括以行和列布置的存储器单元的阵列;多个局部位线;以及多个主位线,每个主位线可耦合到局部位线的对应的子集。每个列的存储器单元被耦合到对应的局部位线。存储器设备还包括列解码器,列解码器可以被电子地控制以便将每个主位线耦合到局部位线的对应的子集的选择的局部位线。列解码器将每个主位线耦合到对应的选择的局部位线的两个不同的点。