ECG干扰抑制
    1.
    发明公开
    ECG干扰抑制 审中-公开

    公开(公告)号:CN118662138A

    公开(公告)日:2024-09-20

    申请号:CN202410305990.3

    申请日:2024-03-18

    IPC分类号: A61B5/308 A61B5/00

    摘要: 本申请的实例涉及ECG干扰抑制。一种电路包含干扰频率跟踪电路(408)、PLI合成器电路(410)和求和电路(406)。所述干扰频率跟踪电路(408)经配置以跟踪源自目标信号的干扰信号的频率,且提供表示所述干扰信号的所述频率的频率选择值(409)。所述PLI合成器电路(410)经配置以基于所述频率选择值(409)产生所述干扰信号的所述频率下的校正信号,调整所述校正信号的相位以匹配所述目标信号中的所述干扰信号的相位,且调整所述校正信号的幅值以匹配所述目标信号中的所述干扰信号的幅值。所述求和电路(406)经配置以从所述目标信号减去所述校正信号。

    串行接收器均衡电路
    2.
    发明公开

    公开(公告)号:CN115552854A

    公开(公告)日:2022-12-30

    申请号:CN202180034080.0

    申请日:2021-05-17

    IPC分类号: H04L27/01 H04L25/03 H03H7/30

    摘要: 一种均衡电路(200)包含前馈均衡(FFE)电路(206)及决策反馈均衡(DFE)电路(220)。所述FFE电路(206)包含第一FFE抽头(208T)、耦合到所述第一FFE抽头(208T)的第二FFE抽头(210T)及可变增益放大器(218)。所述可变增益放大器(218)包含输入及可编程电容器。所述输入耦合到所述第一FFE抽头(208T)及所述第二FFE抽头(210T)。所述可编程电容器耦合到所述输入。所述DFE电路(220)包含输入及DFE抽头(224T)。所述输入耦合到所述可变增益放大器(218)。所述DFE抽头(224T)耦合到所述可变增益放大器(218)的所述输入。