干扰信号生成方法、装置、计算机设备和存储介质

    公开(公告)号:CN107979436A

    公开(公告)日:2018-05-01

    申请号:CN201711107679.4

    申请日:2017-11-10

    Abstract: 本发明涉及一种干扰信号生成方法、装置、存储介质和计算机设备。该生成方法包括对获取的干扰参数设置信息进行解析得到解析数据;当干扰信号类型为压制干扰信号类型时,根据解析数据生成压制干扰信号对应的数字基带干扰信号和射频信号;对数字基带干扰信号转换为模拟基带干扰信号;将模拟基带干扰信号和对应的射频信号进行混频,得到对应类型的压制干扰信号;分别将压制干扰信号进行放大,将放大后的干扰信号通过对应的干扰通道辐射输出;当干扰信号类型为欺骗干扰信号类型时,对接收的射频信号进行放大滤波后得到欺骗干扰信号;将欺骗干扰信号通过对应的干扰通道辐射输出。本发明方案可根据实际需求进行参数配置实现同时输出不同功能的干扰信号。

    卫星系统的抗干扰天线
    2.
    发明公开

    公开(公告)号:CN106990416A

    公开(公告)日:2017-07-28

    申请号:CN201710210291.0

    申请日:2017-03-31

    Abstract: 本发明涉及一种卫星系统的抗干扰天线,包括天线阵列,多个零中频解调装置,基带处理装置和零中频调制装置;天线阵列包括多个天线阵元,各个天线阵元分别与一个零中频解调装置相连接,各个零中频解调装置分别通过基带处理装置与所述零中频调制装置相连接;所述天线阵元接收所述卫星通信系统发射的卫星通信信号,所述零中频解调装置对所述卫星通信信号进行解调,得到基带解调信号;所述基带处理装置对所述基带解调信号进行幅相校正,得到幅相校正信号,对所述幅相校正信号进行直流偏移补偿,得到补偿信号,对所述补偿信号进行干扰抑制处理,得到抗干扰基带信号;所述零中频调制装置对所述抗干扰基带信号进行调制,得到抗干扰输出信号后输出。

    卫星系统的抗干扰天线
    3.
    发明公开

    公开(公告)号:CN106908809A

    公开(公告)日:2017-06-30

    申请号:CN201710209327.3

    申请日:2017-03-31

    Abstract: 本发明涉及一种卫星系统的抗干扰天线,包括天线阵列,多个零中频解调装置,基带处理装置和零中频调制装置;所述天线阵列包括多个天线阵元,各个天线阵元分别与一个零中频解调装置相连接,各个零中频解调装置分别通过所述基带处理装置与所述零中频调制装置相连接;所述天线阵元接收所述卫星通信系统发射的卫星通信信号,所述零中频解调装置对所述卫星通信信号进行解调,得到基带解调信号;所述基带处理装置对所述基带解调信号进行干扰抑制处理,得到抗干扰基带信号;所述零中频调制装置对所述抗干扰基带信号进行调制,得到抗干扰输出信号后输出。

    复信号抗干扰矩阵上三角化方法和信号抗干扰处理装置

    公开(公告)号:CN105893334A

    公开(公告)日:2016-08-24

    申请号:CN201610188383.9

    申请日:2016-03-28

    CPC classification number: G06F17/16

    Abstract: 本发明涉及一种复信号抗干扰矩阵上三角化方法和信号抗干扰处理装置,其方法包括:在边界处理单元对输入的第一复信号数据进行CORDIC旋转求模运算和对所存储的实数数据进行CORDIC旋转求模运算,得到求模结果值和旋转因子,用求模结果值更新实数数据,并向后向的内部处理单元输出所得到的旋转因子;在内部处理单元根据前向的边界处理单元输出的旋转因子,对输入的复信号数据的以及所存储的第三复信号数据的进行两级CORDIC旋转运算,获得第四复信号数据、第五复信号数据,用第五复信号数据更新第三复信号数据,将第四复信号数据输出至后续的边界处理单元或者内部处理单元,采用本发明方案,可以提高运算速度、减少资源的占用率。

    数字频率合成方法以及装置

    公开(公告)号:CN107943204B

    公开(公告)日:2021-03-02

    申请号:CN201711297579.2

    申请日:2017-12-08

    Abstract: 本发明涉及数字信号处理技术领域,特别是涉及一种数字频率合成方法以及装置。通过获取待合成信号的各个相位控制字的相位控制字值;将各相位控制字值按照高低位进行划分得到若干个地址控制字值,其中,地址控制字值包括多位相位控制字值;利用地址控制字值对待合成信号进行数字频率合成。本方案通过将相位控制字值划分为多个地址控制字值,对待合成信号进行数字频率合成,实现了利用相位控制字的全部位宽信息进行数字频率合成,避免相位截断,提高了频率合成的精度,减少相位噪声和杂散度。

    卫星系统的抗干扰天线
    6.
    发明授权

    公开(公告)号:CN106990416B

    公开(公告)日:2019-11-12

    申请号:CN201710210291.0

    申请日:2017-03-31

    Abstract: 本发明涉及一种卫星系统的抗干扰天线,包括天线阵列,多个零中频解调装置,基带处理装置和零中频调制装置;天线阵列包括多个天线阵元,各个天线阵元分别与一个零中频解调装置相连接,各个零中频解调装置分别通过基带处理装置与所述零中频调制装置相连接;所述天线阵元接收所述卫星通信系统发射的卫星通信信号,所述零中频解调装置对所述卫星通信信号进行解调,得到基带解调信号;所述基带处理装置对所述基带解调信号进行幅相校正,得到幅相校正信号,对所述幅相校正信号进行直流偏移补偿,得到补偿信号,对所述补偿信号进行干扰抑制处理,得到抗干扰基带信号;所述零中频调制装置对所述抗干扰基带信号进行调制,得到抗干扰输出信号后输出。

    复信号抗干扰矩阵上三角化方法和信号抗干扰处理装置

    公开(公告)号:CN105893334B

    公开(公告)日:2019-01-22

    申请号:CN201610188383.9

    申请日:2016-03-28

    Abstract: 本发明涉及一种复信号抗干扰矩阵上三角化方法和信号抗干扰处理装置,其方法包括:在边界处理单元对输入的第一复信号数据进行CORDIC旋转求模运算和对所存储的实数数据进行CORDIC旋转求模运算,得到求模结果值和旋转因子,用求模结果值更新实数数据,并向后向的内部处理单元输出所得到的旋转因子;在内部处理单元根据前向的边界处理单元输出的旋转因子,对输入的复信号数据的以及所存储的第三复信号数据的进行两级CORDIC旋转运算,获得第四复信号数据、第五复信号数据,用第五复信号数据更新第三复信号数据,将第四复信号数据输出至后续的边界处理单元或者内部处理单元,采用本发明方案,可以提高运算速度、减少资源的占用率。

    一种基于空时频架构的卫星导航抗干扰方法

    公开(公告)号:CN106772457A

    公开(公告)日:2017-05-31

    申请号:CN201710045613.0

    申请日:2017-01-22

    CPC classification number: G01S19/21

    Abstract: 本发明结合阵列天线与自适应信号处理技术的特点,提供了一种基于空时频架构的抗干扰方法,将阵列天线接收到的信号处理为基带信号,对基带信号通过阻塞矩阵的方法进行波束合成处理,形成新的数字基带信号;然后对新的数字基带信号经过进行干扰抑制、空时抗干扰处理再,进行数字上变、数模转换频处理。本发明对窄带信号进行抑制,提高空时抗干扰处理的自由度,有利于提高整体抗干扰抑制能力,且能在FPGA等硬件平台上实现,可应用于车载、机载等高动态场景。

    卫星系统的抗干扰天线
    9.
    发明授权

    公开(公告)号:CN106908809B

    公开(公告)日:2020-04-10

    申请号:CN201710209327.3

    申请日:2017-03-31

    Abstract: 本发明涉及一种卫星系统的抗干扰天线,包括天线阵列,多个零中频解调装置,基带处理装置和零中频调制装置;所述天线阵列包括多个天线阵元,各个天线阵元分别与一个零中频解调装置相连接,各个零中频解调装置分别通过所述基带处理装置与所述零中频调制装置相连接;所述天线阵元接收所述卫星通信系统发射的卫星通信信号,所述零中频解调装置对所述卫星通信信号进行解调,得到基带解调信号;所述基带处理装置对所述基带解调信号进行干扰抑制处理,得到抗干扰基带信号;所述零中频调制装置对所述抗干扰基带信号进行调制,得到抗干扰输出信号后输出。

    一种基于空时频架构的卫星导航抗干扰方法

    公开(公告)号:CN106772457B

    公开(公告)日:2019-06-18

    申请号:CN201710045613.0

    申请日:2017-01-22

    Abstract: 本发明结合阵列天线与自适应信号处理技术的特点,提供了一种基于空时频架构的抗干扰方法,将阵列天线接收到的信号处理为基带信号,对基带信号通过阻塞矩阵的方法进行波束合成处理,形成新的数字基带信号;然后对新的数字基带信号经过进行干扰抑制、空时抗干扰处理再,进行数字上变、数模转换频处理。本发明对窄带信号进行抑制,提高空时抗干扰处理的自由度,有利于提高整体抗干扰抑制能力,且能在FPGA等硬件平台上实现,可应用于车载、机载等高动态场景。

Patent Agency Ranking