解码器电路、受光放大器电路和光学拾波器

    公开(公告)号:CN1551503A

    公开(公告)日:2004-12-01

    申请号:CN200410036999.1

    申请日:2004-04-26

    CPC classification number: G11B7/13

    Abstract: 本发明的解码器电路,安装在集成电路中,对施加在单一外部输入端子上的输入电压进行解码,使其成为3值以上的控制输出,目的在于缩小管芯。设有发射极连接于高电平一侧的电源、基极连接于上述外部输入端子、集电极成为第1控制输出的输出端的P型晶体管和发射极连接于低电平一侧的电源、基极连接于上述外部输入端子、集电极成为第2控制输出的输出端的N型晶体管。通过对控制输出进行逻辑运算而恢复为3值以上的数据。因此,为作成第1及第2控制输出,与采用需要许多晶体管和恒流源等的比较器的情况相比,各用1个晶体管就可以,从而能够进一步缩小管芯。

    解码器电路、光接收放大器电路和光学拾取器

    公开(公告)号:CN1311638C

    公开(公告)日:2007-04-18

    申请号:CN200410036999.1

    申请日:2004-04-26

    CPC classification number: G11B7/13

    Abstract: 本发明的解码器电路,安装在集成电路中,对施加在单一外部输入端子上的输入电压进行解码,使其成为3值以上的控制输出,目的在于缩小管芯。设有发射极连接于高电平一侧的电源、基极连接于上述外部输入端子、集电极成为第1控制输出的输出端的P型晶体管和发射极连接于低电平一侧的电源、基极连接于上述外部输入端子、集电极成为第2控制输出的输出端的N型晶体管。通过对控制输出进行逻辑运算而恢复为3值以上的数据。因此,为作成第1及第2控制输出,与采用需要许多晶体管和恒流源等的比较器的情况相比,各用1个晶体管就可以,从而能够进一步缩小管芯。

Patent Agency Ranking