-
公开(公告)号:CN1447532A
公开(公告)日:2003-10-08
申请号:CN03116143.X
申请日:2003-04-03
Applicant: 复旦大学
Abstract: 本发明为一种高速数据通信系统设计中双绞线回波损耗的模拟方法。它首先建立新的回波损耗模型,其中引入结构回损,获得更符合实际的回波损耗的幅度信息和相位信息,然后对这些信息进行等效电路元件的设计,以便将其嵌入整个设计系统,进行系统仿真。本发明可大大缩短系统设计周期,提高设计的准确性。
-
公开(公告)号:CN1271788C
公开(公告)日:2006-08-23
申请号:CN03116146.4
申请日:2003-04-03
Applicant: 复旦大学
Abstract: 本发明是一种采用改进型折叠电路的模数转换器。它由参考电阻串、预放大和采样保持电路、粗模数转换器、折叠电路、内插电路、解码译码电路等构成,其中折叠电路由放大电路和输出电路组成,并用晶体管代替原来的电阻。本发明中,电路模块面积大大降低,输出共模电压抗干扰能力增强,功耗减少。
-
-
公开(公告)号:CN1447526A
公开(公告)日:2003-10-08
申请号:CN03116146.4
申请日:2003-04-03
Applicant: 复旦大学
Abstract: 本发明是一种采用改进型折叠电路的模数转换器。它由参考电阻串、预放大和采样保持电路、粗模数转换器、折叠电路、内插电路、解码译码电路等构成,其中折叠电路由放大电路和输出电路组成,并用晶体管代替原来的电阻。本发明中,电路模块面积大大降低,输出共模电压抗干扰能力增强,功耗减少。
-
公开(公告)号:CN1937410B
公开(公告)日:2010-05-12
申请号:CN200610030156.X
申请日:2006-08-17
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种在各种工艺和温度下自适应频率补偿的高频环振型锁相环电路。该电路由一个能够自适应校准中心频率的多通路环形压控振荡器、差分电荷泵、线性双转单电路、分频器等电路构成。其中,自适应多通路压控振荡器具有快慢两条增益通路,其负载管串接于压控通路中,形成正反馈。为工艺和温度补偿设计的可选负载阵列和开关与原PMOS负载并列,并由一个自动开关控制模块根据工艺和温度条件监控环路锁定状况,并决定并联负载的数目。该发明通过自适应反馈监控并补偿的方法大大降低了高频多通路环振型锁相环在实际应用对工艺和温度的依赖性,其简便易行、移植性好的特点更使其具有高的应用价值。
-
公开(公告)号:CN100558156C
公开(公告)日:2009-11-04
申请号:CN200610027437.X
申请日:2006-06-08
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种适用于高清数字电视地面传输芯片的时钟生成电路。该电路由高速鉴频鉴相器、抗抖动电荷泵、低抖动压控振荡器、二分频反馈分频器、二阶RC无源滤波器组成的三阶电荷泵锁相环系统组成。其中,电荷泵抗自身开关的非理想因素以及抗电源电压抖动的能力较强;差分结构对称负载延迟单元构成的环形压控振荡器抗电源/地及共模噪声的能力强,抖动低。本发明芯片面积小,功耗低,具有重要实用价值。
-
公开(公告)号:CN1761157A
公开(公告)日:2006-04-19
申请号:CN200510110261.X
申请日:2005-11-10
Applicant: 复旦大学
IPC: H03L7/08
Abstract: 本发明属于集成电路技术领域,具体为一种适用于环振锁相环的动态电压模式相位内插电路。该电路由两个预驱动器、用于分压的电阻串,用于降低输入时钟slew rate两个负载电容和时钟重整形驱动器经电路连接组成。其中,电阻串的电阻数目、重整形驱动器的数目与相位内插数目相同。两个负载电容分别连接于预驱器与电阻串两端之间;重整形驱动器并联于电阻串的各个电阻之间,将变缓的边沿调回原样,并进一步驱动下一级电路。本发明可大大减小芯片面积和功耗,并可减弱电源干扰和信号串扰,具有重要实用价值。
-
公开(公告)号:CN1561002A
公开(公告)日:2005-01-05
申请号:CN200410016675.1
申请日:2004-03-02
Applicant: 复旦大学
IPC: H03M1/66
Abstract: 本发明为一种千兆以太网发送电路中的数模转换器。它由温度译码模块、开关锁存器阵列模块、电流单元阵列模块和锁相环电路模块组成。系统的5bit数字信号给温度译码电路,经过编码后输出16bit数字信号,分别送入开关锁存器模块处理,得到128路数字开关信号,作为电流单元阵列的输入,并控制电流单元的打开或关闭;锁相环电路为数模转换器提供采样时钟以及用于4ns时序控制所需的一系列时钟。本发明能将输出模拟电平的转换时间控制在3ns-5ns之间。
-
公开(公告)号:CN100411306C
公开(公告)日:2008-08-13
申请号:CN200410016675.1
申请日:2004-03-02
Applicant: 复旦大学
IPC: H03M1/66
Abstract: 本发明为一种千兆以太网发送电路中的数模转换器。它由温度译码模块、开关锁存器阵列模块、电流单元阵列模块和锁相环电路模块组成。系统的5bit数字信号给温度译码电路,经过编码后输出16bit数字信号,分别送入开关锁存器模块处理,得到128路数字开关信号,作为电流单元阵列的输入,并控制电流单元的打开或关闭;锁相环电路为数模转换器提供采样时钟以及用于4ns时序控制所需的一系列时钟。本发明能将输出模拟电平的转换时间控制在3ns-5ns之间。
-
公开(公告)号:CN1874476A
公开(公告)日:2006-12-06
申请号:CN200610027437.X
申请日:2006-06-08
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种适用于高清数字电视地面传输芯片的时钟生成电路。该电路由高速鉴频鉴相器、抗抖动电荷泵、低抖动压控振荡器、二分频反馈分频器、二阶RC无源滤波器组成的三阶电荷泵锁相环系统组成。其中,电荷泵抗自身开关的非理想因素以及抗电源电压抖动的能力较强;差分结构对称负载延迟单元构成的环形压控振荡器抗电源/地及共模噪声的能力强,抖动低。本发明芯片面积小,功耗低,具有重要实用价值。
-
-
-
-
-
-
-
-
-