-
公开(公告)号:CN1588770A
公开(公告)日:2005-03-02
申请号:CN200410053429.3
申请日:2004-08-04
Applicant: 复旦大学
Abstract: 本发明为一种适用于高频数字DC/DC变换器的延迟环A/D变换器。它具有上、下两个延时链,上面的主延时链通过一个或非门首尾相连成环状,下面的延时链是主延时链的一半,输出为采样信号;主延时链的电源接模拟电平,下面延时链的电源接参考电平。本发明设计的A/D变换器结构简单、速度快、精度高,受工艺偏差、温度等因素影响小,适用于高频数字DC/DC变换器。
-
公开(公告)号:CN100341233C
公开(公告)日:2007-10-03
申请号:CN200410053429.3
申请日:2004-08-04
Applicant: 复旦大学
Abstract: 本发明为一种适用于高频数字DC/DC变换器的延迟环A/D变换器。它具有上、下两个延时链,上面的主延时链通过一个或非门首尾相连成环状,下面的延时链是主延时链的一半,输出为采样信号;主延时链的电源接模拟电平,下面延时链的电源接参考电平。本发明设计的A/D变换器结构简单、速度快、精度高,受工艺偏差、温度等因素影响小,适用于高频数字DC/DC变换器。
-